内容包含PCB工程项目和EEPROM固件。烧写固件前需安装VS,FT232驱动。连接好硬件运行程序即可成功。
2022-06-20 16:23:03 149.95MB fpga/cpld XILINX HS3 下载器
1
zynq petalinux dma应用层代码。不使用用网络上字符设备的做法。直接map相关寄存器进行操作。
2022-06-16 09:00:40 10KB 网络 网络 软件/插件
1
zynq图像处理参考工程 涉及到SD读写、HDMI显示、摄像头、图像处理 一些demo的集合,用来参考二次开发用的 demo!!!!
2022-06-11 16:12:40 337.45MB zynq
1
深度学习基于ZYNQ的卷积神经网络硬件加速器项目系统源码。一个非常完整的项目 运行流程 在Lenet5文件夹中训练并测试卷积神经网络。 量化神经网络并测试效果,最后导出参数。 在custom_ip工程待封装的硬件加速器各BROM IP核中加载刚生成的coe文件。 综合custom_ip中的工程,并导出IP核。 在LeNet5_PSPL工程中导入刚生成的IP核,综合、实现、导出bit流。 运行Xilinx SDK,导入测试图片的标签数据,进行测试。 基于ZYNQ实现了软硬协同的硬件加速器系统,实现对于卷积神经网络识别MNIST手写集的加速。 PL端实现硬件加速器(包括卷积层、池化层、全连接层的实现,缓存区,共享乘累加器)。PS端实现验证测试流程的控制(非常简单的逻辑,就是发送start信号,等待done拉高,读出识别结果,重复200次后计算准确率和耗时。真正软硬协同的PS端应该连上摄像头,然后把摄像头的数据发送过去识别。 测试在开发板上的效果是200张图片,准确率96.5%,耗时47ms。
基于ZYNQ实现了软硬协同的硬件加速器系统.zip
2022-06-07 09:07:50 132.14MB 文档资料
开发平台为vivado2019.2,硬件为正点原子启明星,项目主要包含MIO驱动,EMIO驱动,AXI_GPIO驱动,PS端中断配置,AXI中断配置。
2022-06-05 09:02:53 32.86MB ZYNQ
1
本书以Xilinx公司的XC7Z020 Zynq-7000 SoC器件和Xilinx*的Vivado 2015.4集成开发环境为平台,全面系统的介绍了嵌入式系统设计的完整设计流程。作者以本书为核心,构建了由公开视频教学资源、设计案例代码、教学课件、QQ交流群等学习资源,以方便广大读者与作者交流互动。
2022-06-04 20:27:59 98.76MB 完整版 ZYNQ-7000 Vivado 嵌入式
1
在zynq上使用,包含私有中断和四元数显示,自行适配zynq设计。 zynq 7010包含 emio IIc,gpio_int , timer.
2022-06-02 14:59:22 476KB zynq,mpu6050
1
计算机视觉技术几年来已发展成为学术界一个相当成熟的科研领域,目前许多视觉算法来自于数十年的科研成果。不过,我们最近发现计算机视觉技术正快速渗透到我们生活的方方面面。现在我们拥有能自动驾驶的汽车、能根据我们的每个动作做出反应的游戏机、自动工作的吸尘器、能根据我们的手势做出响应的手机,以及其它等视觉产品。
2022-05-31 13:44:18 527KB 赛灵思 Vivado OpenCV Smarter
1
zynq-7000学习笔记(九)——frame buffer图像显示编程-附件资源
2022-05-30 13:02:37 106B
1