CORDIC算法用于三角函数的各种运算,本代码实现了VHDL语言环境下旋转的的CORDIC实现。
2022-06-27 09:07:36 4KB CORDIC
1
大多数硬件设计人员对verilog的testbench比较熟悉,那是因为verilog被设计出来的目的就是为了用于测试使用,也正是因为这样verilog的语法规则才被设计得更像C语言,而verilog发展到后来却因为它更接近C语言的语法规则,设计起来更加方便,不像VHDL那也死板严密,所以verilog又渐渐受到硬件设计者们的青睐。但其实VHDL在最开始也是具有测试能力的,而且它的语法严密,但我们同样可以用它来编写我们的测试文件。大多数硬件设计人员对verilog的testbench比较熟悉,那是因为verilog被设计出来的目的就是为了用于测试使用,也正是因为这样verilog的语法规则才被设计得更像C语言,而verilog发展到后来却因为它更接近C语言的语法规则,设计起来更加方便,不像VHDL那也死板严密,所以verilog又渐渐受到硬件设计者们的青睐。但其实VHDL在最开始也是具有测试能力的,而且它的语法严密,但我们同样可以用它来编写我们的测试文件。
2022-06-20 00:20:15 399KB VHDLtestbench
1
本书是关于微处理器的数字逻辑设计。 它旨在提供对数字逻辑设计基本原理的理解,以及如何将这些基本原理应用于使用当前技术构建复杂微处理器电路。 虽然数字逻辑设计的基本原理没有改变,但设计过程和电路的实现都发生了变化。 随着用于逻辑综合,仿真的完全集成的现代计算机辅助设计(CAD)工具的进步,以及诸如现场可编程门阵列(FPGA)的可编程逻辑器件(PLD)中的电路的实现,现在可以非常容易和快速地设计和实现复杂的数字电路。
2022-06-03 17:20:16 4.59MB 数字逻辑VHDL
1
CORDIC算法VHDL实现.doc
2022-05-29 14:07:02 53KB 算法 文档资料
用于图像的FFT,有VHDL语言编写,有需要的这是一个不错的选择
2022-05-26 15:33:23 4.29MB FFT VHDL
1
VHDL实现的偶数分频,带工程文件,仿真通过
2022-05-13 20:27:25 144KB VHDL 偶数分频
1
采用状态机机制实现ADC0809采样控制,用VHDL编写,开发环境为quartus8.0,利用modesim-altera仿真验证
2022-05-11 10:32:44 4.13MB VHDL ADC0809
1
基于硬件描述语言实现HDB3码的编码与译码,具有很强的仿真能力
2022-05-10 13:25:39 265KB VHDL HDB3码 编码与译码
1
通过硬件描述语言VHDL 由FPGA硬件实现8位的海明码校验!
2022-04-29 10:10:36 4KB 海明码校验 VHDL实现
1
VHDL实现8051单片机,源代码和仿真代码,层次清晰,功能完整。如果能把这个啃下来,基本上是一个中级的逻辑工程师。
2022-04-28 02:51:38 384KB 8051 VHDL Verilog 逻辑
1