本系统通过FPGA控制USB2.O控制器CY7C68013达到高速数据传输的目的,具有硬件结构简单、软件扩展性强、传输数据准确性高等特点,目前下传和上传速度分别为42.1MB/s和38.4 MB/s,完全可以应用于高速数据采集、高速数据通信、数字摄像设备及存储设备等。
2023-02-21 20:01:34 270KB 接口IC
1
1 引言 通用串行总线 (USB) 是 Intel 公司 1996 年提出、由康柏等七家公司联合制定的一种新型接口技术。 USB 历经七年的发展,目前已经到了 2 . 0 版本。由于数据传输速率高,传输可靠,连接灵活,成本低廉,所以 USB 在 PC 领域获得了广泛的应用。USB 系统中包含的硬件和软件如图 1 所示。所有的 USB 传输事务都在 USB 系统软件控制下进行, 系统软件包括 USB 设备驱动、 USB 驱动和 USB 主控制器驱动程序。 USB 设备驱动程序负责与 USB 设备进行通信,它提供了 USB 设备驱动程序和 USB 主控制器之间的接
2023-02-16 19:46:31 94KB USB2.0 SIE ASIC
1
为了充分利用USB2.0的带宽,解决数据传输时存在的速度瓶颈问题,提出了一种基于CY7C68013A的USB2.0高速接口设计方法。采用CY7C68013A的SLAVE FIFO工作模式,芯片内部CPU不参与数据传输,FPGA设计的外部控制电路直接读写芯片内部FIFO,有效避免了内部CPU参与数据传输时带来的时间开销,从而提高了传输速度。
2023-02-14 19:19:59 221KB FPGA
1
usb转rs232的驱动,比较通用吧。 同时支持windows2000,xp,win7,linux,mac等系统
2023-02-11 16:21:18 7.03MB usb 串口
1
This supplement defines eUSB2 PHY layer requirement and signaling attributes. Protocol behavior which is not explicitly called out in this document shall remain the same as defined in USB Revision 2.0 specification.
2023-01-17 22:44:55 2.34MB usb Embedded
1
C8051F320中文资料加USB2.0协议和例程,都是自己整理用过的项目资料希望能给你帮助
2022-12-21 20:38:55 5.06MB C8051F320、 USB2.0协议、 例程
1
USB2.0的IP CORE,可以直接用在SOPC下,自动完成全部的枚举,只需修改枚举参数即可 USB20的IP CORE.v
2022-12-12 01:00:55 163KB USB2.0 IP CORE
1
USB2.0控制器CY7C68013与FPGA接口的VerilogHDL实现
2022-12-09 13:32:28 358KB USB2.0 CY7C68013 FPGA Verilog
1
USB2.0协议 USB2.0协议 USB2.0协议 USB2.0协议 USB2.0协议 USB2.0协议 USB2.0协议 USB2.0协议 USB2.0协议
2022-12-01 23:00:16 5.35MB USB2.0 协议
1
前言: USB 2.0 参考设计指南对于想要确保其设计通过 USB2.0 电气合规性测试的设计人员来说极为重要。该指南适用于 AM335x 和 AM437x,不过,对于其他处理器也具有通用性。这些指南所采用的方法具有很强的实用性,没有复杂的公式或理论。 USB2.0 数据通信硬件设计电路特点: 具有集成式高速 PHY 收发器的 Sitara AM437x USB 2.0 高速端口 在线路/总线速度高达 480 Mbps 的 USB 设备之间进行数据传输 适用于高速 USB 2.0 布局的最佳实践布局设计指南 完整的子系统参考,具有原理图、BOM、设计文件和测试数据,在专为测试和验证而开发的完全组装的板上实施。 USB2.0 数据通信硬件设计实物图片截图: USB2.0 数据通信硬件设计原理图部分截图:
2022-11-30 11:03:27 2.02MB usb2.0 电路方案
1