给出基于0.13μm CMOS工艺、采用单时钟动态负载锁存器设计的四分频器。该四分频器由两级二分频器级联而成,级间采用缓冲电路实现隔离和电平匹配。后仿真结果表明其最高工作频率达37GHz,分频范围为27GHz。当电源电压为1.2V、工作频率为37GHz时,其功耗小于30mW,芯片面积为0.33×0.28 mm2 。
1
提出一种应用于射频频率合成器的宽分频比可编程分频器设计。该分频器采用脉冲吞吐结构,可编程计数器和吞脉冲计数器都采用改进的CMOS源极耦合(SCL)逻辑结构的模拟电路实现,相对于采用数字电路实现降低了电路的噪声和减少了版图面积。同时,对可编程分频器中的检测和置数逻辑做了改进,提高分频器的工作频率及稳定性。最后,采用TSMC的0.13/μmCMOS工艺,利用CadenceSpectre工具进行仿真,在4.5GHz频率下,该分频器可实现200~515的分频比,整个功耗不超过19mW,版图面积为106μm×187μm。
2022-10-27 14:19:13 247KB RF|微波
1
用IO模拟SPI总线,总线下挂ADF4001和SKY72310芯片,代码包含二者的驱动代码。
2022-10-12 14:35:59 4KB IO模拟SPI SKY72310驱动 小数分频
1
外接50M晶振,可分频为20、10、5、1KHz的占空比为50 的递减分频
2022-09-21 09:01:31 761B 40m晶振分频20k 50m晶振分频
支持任意正整数分频,该算法为平均分频,奇偶分频占空比均为50%
2022-07-23 15:09:26 2KB 分频器 奇偶分频 任意分频 verilog
1
数字逻辑电路 《用移位寄存器分频》习题及参考答案.docx 学习资料 复习资料 教学资源
2022-07-07 09:06:11 30KB 计算机
基于FPGA的任意小数分频器的设计.pdf
2022-07-04 19:06:54 182KB 技术资料
数字逻辑课程实验,logisim支持的circ文件,包含模6至模41分频器(用于秒表制作),将logisim软件产生的频率划分为合适的大小,以保证计数器做的秒表能按照精确的时间计时。
2022-06-30 00:00:32 12KB 分频器 Logisim
1
微机原理与接口课程设计中要做的课题有分频器 汉字显示器 计时时钟 数字温度计 随机抽奖器 远程监控系统的报告和源码。
1
题目:设计一个十字路口交通灯控制器: (1)在A、B方向各设一组红、绿、黄和左转交通等(用 LED灯表示),两个方向信号灯亮灭顺序以及持续时间如下: 绿灯 55s 山黄灯山左拐灯20s山黄灯山 红灯 40s 山黄灯山 A方向公 5s个 1 ss1 15s小 10s 5s B方向代 红灯 80s 绿灯25s 个黄灯个左拐灯个黄灯 (2)每个方向设一组数码管,以倒计时方式显示剩余时间。 (3)当各路出现特殊情况时,各方向全为红灯,倒计时停止。 共计四个部分:顶层文件+分频模块+状态控制模块+BCD显示模块(各自存成.V文件,就是新建Verilog HDL FILE文件) 配置管脚看截图,编译软件:Quartus II 13.0 仿真设备:EP4CE115F23C7 全网最详细,手把手教学!