数字频率合成dds正弦波,基于FPGA的DDS产生的正弦波信号程序,VHDL程序.拿去就能用,系统时钟50M,产生100K的正弦波信号,频率控制字你可以自己改
1
基于FPGA的DDS设计.pdf
2021-07-13 19:04:06 234KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA的DDS设计与实现.pdf
2021-07-13 15:12:46 141KB FPGA 硬件技术 硬件开发 参考文献
本文介绍了一种基于FPGA的DDS信号发生器的具体设计,可产生正弦波,三角波,方波以及自定义波
2021-07-07 10:15:45 297KB FPGA DDS 信号发生器
1
基于Cyclone的DDS函数信号发生器,,采用倍频至150M,可生成最高40M的正弦波
2021-07-05 17:42:58 7.8MB Cyclone DDS PLL FPGA
1
FPGA 实现 DDS 正弦波、方波、三角波发生器 Verilog 程序(已验证)Quartus工程文件。 鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题 FPGA DDS 信号发生器 Quartus工程文件 Verilog
2021-06-09 21:08:31 15.98MB FPGA DDS 信号发生器 Quartu
1
针对专用DDS芯片存在功能单一等缺点,本文提出基于MATLAB和FPGA的DDS发生器的设计方案。该方案利用MATLAB强大的计算能力对信号波形相位点对应的幅值进行预先计算,调用Usart接收模块功能将MATLAB接收的数据固化到FPGA的RAM中,再通过相位在波表中查找幅值,可通过虚拟仪器ADALM2000查看输出的任意周期波形。
2021-06-05 19:03:06 1.01MB matlab fpga 发生器 设计
基于FPGA的DDS信号发生器的设计开题报告
1
本代码为fpga控制dds模块——ad9850输出正弦波,最高输出频率可达到50MHz,同时可采用比较器输出方波,使用时通过按键切换6中不同频率的正弦波输出,模块功能清晰完整,具体说明见本人博客。
2021-05-15 09:44:38 6.95MB ad9850-fpga DDS 正弦波
1