DDS信号发生器采用直接数字频率合成(Direct Digital Synthesis,简称DDS)技术,把信号发生器的频率稳定度、准确度提高到与基准频率相同的水平,并且可以在很宽的频率范围内进行精细的频率调节。通常我们在设计的时候,需要FPGA配上MCU进行工程,FPGA负责数据处理,MCU负责通信等。 本DDS信号发生器电路框图设计如下: 系统使用的芯片包含了:STM32F103、X3C250E、AD978、IS62LV128等。 DDS信号发生器电路图如下: 附件中包含了DDS信号发生器电路原理图pdf版本,stm32以及FPGA代码,上位机安装说明等。
2021-05-12 09:44:56 5.97MB dds信号发生器电路 电路方案
1
使用FPGA和VHDL语言实现DDS信号发生器,可以输出正弦波、方波、三角波和锯齿波,频率和幅度可调。
2021-05-11 16:59:01 3.26MB DDS FPGA VHDL
1
基于FPGA的频率合成信号发生器设计 基于FPGA的频率合成信号发生器设计(VHDL)基于FPGA的频率合成信号发生器设计(VHDL)
2021-05-03 17:53:44 3.05MB 基于FPGA的DDS信号发生器设计
1
本设计是由FPGA扩展MCU开发的DDS。具有两个波形通道、一个TTL通道和频率计通道。波形通道能够产生10MHz以内的正弦波、三角波和方波;TTL产生1M以内的TTL信号;频率计可测5M以内的信号。资料内有单片机程序、FPGA程序、电路图、PCB.
2021-05-03 16:48:39 181.25MB FPGA STM32 DDS verilog
1
基于FPGA的双路可移相任意波形发生器,其中包括系统设计原理,正弦波、三角波、锯齿波的波形文件!能实现相位调节及其显示!
2021-04-23 20:22:32 1.62MB 正弦波 三角波 锯齿波
1
具体看博客:https://blog.csdn.net/qq_33231534/article/details/108424647 DDS全称为直接数字频率合成(Direct Digital Synthesis),其基本原理是在一个周期波形数据下,通过选取其中全部数据或抽样部分数据组成新的波形,由奈奎斯特采样定理可知,最低两个采样点就可以组成一个波形,但实际上最少需要4个点。其原理框图如下
2021-04-19 15:42:43 22.08MB fpga verilog
1
verilog fpga实现DDS 可以产生sine和cosine波,频率幅度可调 ,cordic算法实现
2021-03-27 20:06:57 2KB FPGA DDS
小梅哥AD9767模块配套DDS信号源发生器源代码,具有完成工程和文档说明。提供给DDS信号源初学者参考
1
引言   在工程应用和测试领域中,信号发生器有着非常广泛的应用,它可以用来为各种电路提供测试信号。众所周知,传统的信号发生器用模拟电路或者专用芯片搭建而成,但是存在着较多问题,如频率不高、稳定性较差、不易扩展和调试等;而如果采用DDS直接数字频率合成技术设计的信号发生器的话,则改变了这种状况,可以大大提高其精度和灵活性。本文通过Altera公司的EPFl0K10LC84-4芯片,成功实现了正弦波信号发生器。   1 系统硬件结构   本系统由LED显示、键盘电路、FPGA单元、低通滤波器和D/A转化构成。系统总体设计结构见图1。   1.1 LED显示   在本系统中,通过4个LED数码管进
1
上次说了dds的原理,这次我们用FPGA来实现dds。因为dds在da之前都是数字器件,所以我们可以用FPGA来实现dds的前两个部分。
2021-03-01 22:07:08 292KB FPGA DDS ISE 文章
1