基于USB 总线的PC 机与FPGA 通信系统,采用IFCLK 输出内部时钟源的时钟信号,FLAGA-FLAGD 用于报告不同FIFO 状态。由FPGA 判断引脚电平高低决定何时向FIFO 读写数据。SLOE 作为输出使能,控制FIFO 数据端的输出控制。SLRD 是FIFO 读取数据控制端,在异步方式下,由FPGA 输出高低电平控制数据的读取。
2022-03-02 16:54:19 416KB FPGA
1
引言 20世纪80年代以来,随着集成电路和单片机在汽车上的广泛应用,汽车上的电子控制单元越来越多,例如电子燃油喷射装置、防抱死制动装置(ABS)、安全气囊装置、电控门窗装置和主动悬架等等。在这种情况下,如果仍采用常规的布线方式,即电线一端与开关相接,另一端与用电设备相通,将导致车上电线数目的急剧增加,使得电线的质量占整车质量的4%左右。另外,电控系统的增加虽然提高了轿车的动力性、经济性和舒适性,但随之增加的复杂电路也降低了汽车的可靠性,增加了维修的难度。为此,改革汽车电气技术的呼声日益高涨。因此,一种新的概念——车用控制器局域网络CAN应运而生。 CAN是控制器局域网络(Control
1
SMBus系统管理总线规范 System Management Bus Specification
2022-03-02 15:43:07 577KB I2c smbus 总线 规范
1
介绍了RAM测试的一些基本理论,适合于初学者.
2022-03-01 10:14:22 101KB 总线测试 RAM测试
1
SAP数据总线PO PI XI 官方文档BIT300_EN_Col54,已转html,可用谷歌打开直接翻译为中文阅读
2022-03-01 09:40:17 5.42MB SAP PI PO
1
A, 单发单收,在发送状态,能够连续发送从0到99的数字; B, 单发单收,在接收状态,能够接收数据,并在数码管上正确地显示出来; C, 单发多收,在AB完成的基础上,接上多个接收设备,能够正确发送和接收; D, 设定一个为主站,其余为从站,每次数据传输都由主站发起,即主站请求从站1发送数据,主站接收到,并显示在数码管上,主站再请求从站2发数据,从站2要能发送数据,并且主站要能收到并显示出来。每个站点要在软件中设定站址。
2022-02-28 14:27:51 3KB RS485
1
PCI总线学习总结,包含演讲PPT PCI总线学习总结——学习PCI笔记
2022-02-27 15:04:21 2.9MB PCI 计算机体系结构
1
汽车电子行业软件开发参考引用
2022-02-26 21:21:50 19.27MB CAN\汽车电子
1
SpaceWire总线最新标准,学习SpaceWire及其他总线的必备资料
2022-02-26 13:59:33 940KB SpaceWire 总线 标准
1
本设计采用的串口服务器的核心设备--树莓派,是一款体积小、价格便宜但功能非常强大的平台,可通过多种通信方式接入互联网,支持多种完整网络协议,结合USB-hub及USB/串口转换器使用,可保证串口服务器使用方便,并实现实时、准确、长时间稳定的数据传输。
2022-02-24 19:35:42 379KB 树莓派 多串口 多总线 服务器设计
1