只为小站
首页
域名查询
文件下载
登录
基于FPGA的鱼眼图像校正系统设计
针对目前使用FPGA实现鱼眼校正算法时占用资源多以及延时长等问题,本文提出并设计了一种基于FPGA的鱼眼图像校正系统。鱼眼校正算法采用球面等距投影法,使用查表的方式在FPGA中实现。通过读写片外SDRAM的方式来实现查表功能。实验测试表明,该系统不仅能够完成鱼眼校正的任务,而且相较于同平台上基于Cordic算法的系统而言,更节省硬件资源和具有更好的实时性。
2025-09-10 13:13:17
1.73MB
现场可编程门阵列;
SDRAM控制器
1
基于FPGA实现塔康地面信标信号发生器设计
为满足某型飞机塔康设备检测仪器要求,对其提供稳定、可靠、多样的塔康地面信标信号。设计利用Altera公司的EP4CE6E22C8为控制核心,以DAC813JP为DA转换器,运用DDS基本原理,通过QuartusII 软件编写塔康地面信标信号发生器的每个单元模块,最终完成整个设计方案。并进行了Matlab与QuartusII相结合的仿真验证,同时设计连接了外部电路。相较于传统塔康地面信标信号发生器操作简单,便于升级,能够满足检测仪器的各项要求。
2023-07-04 12:01:13
1.34MB
塔康信号;直接数字频率合成;现场可编程门阵列;数模转换器
1
宽带单载波频域均衡系统设计与FPGA实现
单载波频域均衡(SC-FDE)是数字通信中克服多径衰落的有效技术。宽带通信系统中应用单载波频域均衡系统设计,实现137.5 MHz 载波下27.5 Mbps 的码元传输速率。同时在系统中添加1/2 码率卷积码与(239,223)里德-所罗门(RS)码的级联信道纠错编码,提高系统的可靠性。完成单载波频域均衡系统设计,分析设计系统的关键技术,最终在现场
可编程门阵列
硬件平台上进行系统实现、调试和验证,完成系统实际误码率的测试。
2023-02-27 21:11:42
93KB
有线通信
卷积码
宽带单载波频域均衡
现场可编程门阵列设计
1
一种基于MATLAB及FPGA的FIR低通滤波器的设计与实现
充分利用有限冲击响应数字滤波器(Finite Impulse Response digital filter ,FIR)系数的对称特性,借助于MATLAB语言和现场
可编程门阵列
(FPGA)实现了一种高效的低通滤波器。设计过程中通过简化的VHDL语言编写程序,实现了加减乘法运算,使用优化的CSD编码技术缩短了乘法器的运算时间,采用FPGA滤波器芯片和QuartusⅡ软件搭建仿真电路、用Matlab软件进行理论验证。实验结果基本符合理论值,验证了此种滤波器的实现方法简单,计算速度快,节省硬件资源,抗干扰能力强,灵活,性能优于传统的FIR滤波器。
2022-12-07 19:52:53
1.06MB
低通滤波器;
有限冲激响应;
现场可编程门阵列(FPGA);
CSD算法;
1
基于DDS的频谱分析仪设计
设计了基于直接数字频率合成(DDS)的频谱分析仪。它依据外差原理,实现频率范围为1~30 MHz的信号频谱分析。通过采用DDS专用器件AD9851产生稳定的扫频信号。被测信号是经AD835与本振信号混频,再放大、滤波、检波的信号。将被测信号与扫频信号分别输入示波器的X,Y端,即可获得频谱图。此外,该仪器还具有识别调幅、调频和等幅波信号及测定其中心频率的功能。
2022-11-15 22:30:02
636KB
频谱分析;调频/调幅;直接数字频率合成;现场可编程门阵列;AD637;MAX274
1
基于FPGA的曼彻斯特编解码器的设计
文中利用
可编程门阵列
(FPGA)技术的可重构性与灵活性,设计实现曼彻斯特编解码器。通过FPGA分别实现曼彻斯特编解码器的信号产生,编码部分,解码部分3个模块。采用硬件描述语言VHDL完成了编解码器模块设计,使用Quartus II软件和Modelsim软件进行对编译码器进行相应功能仿真及时序仿真。结果表明,所设计的曼彻斯特编译码器的数据传输具有强抗干扰能力,高传输速率,该过程也具有较高的可靠性。
2022-10-16 17:25:32
1.58MB
曼彻斯特编解码器;
FPGA;
VHDL;
可编程门阵列
1
基于FPGA的信号源设计
针对模拟信号源存在精度低、频率范围小,以及定制直接数字频率合成信号源的控制方式、置频速率等不满足系统要求的问题,设计了一种基于FPGA的信号源。该信号源基于直接数字频率合成原理,采用FPGA的模块化设计方法,实现了频率、相位、幅值可调的正弦波、方波、三角波等波形输出。实验表明,该信号源输出波形质量好,频率分辨率高,控制灵活、方便。
2022-06-30 23:34:48
263KB
信号源
现场可编程门阵列
直接数字频率合成
1
数字电子线路基础:第七章 存储器、复杂可编程逻辑器和现场
可编程门阵列
.ppt
数字电子线路基础:第七章 存储器、复杂可编程逻辑器和现场
可编程门阵列
.ppt
2022-06-17 09:00:53
4.97MB
计算机
互联网
文档
HDLC控制协议的FPGA设计与实现
摘要:设计了一种基于FPGA的HDLC协议控制系统该系统可有效利用FPGA片内硬件资源,无需外围电路,高度集成且操作简单。重点对协议的CRC校验及“0”比特插入模块进行了介绍,给出了相应的VHDL代码及功能仿真波形图。 关键词:高级数据链路控制; 现场
可编程门阵列
; 循环冗余码校验 1引言 HDLC(HighLevelDataLinkControl)协议是通信领域中应用最广泛的协议之一,它是面向比特的高级数据链路控制规程,具有差错检测功能强大、高效和同步传输的特点。目前市场上有很多专用的HDLC芯片,但这些芯片大多因追求功能的完备,而使芯片的控制变得复杂。实
2022-05-19 14:23:19
204KB
HDLC控制协议的FPGA设计与实现
高级数据链路控制
现场可编程门阵列
循环冗余码校验
开发板
电子技术
ARM开发板
1
基于FPGA的MIMO-OFDM基带系统发射机的设计
介绍了多入多出-正交频分复用(MIMO-OFDM)系统,并分析了其发射机的实现原理。充分利用Altera公司Stratix系列现场
可编程门阵列
(FPGA)芯片和IP(知识产权)核,提出了一种切实可行的MIMO-OFDM基带系统发射机的FPGA实现方法。重点论述了适合于FPGA实现的对角空时分层编码(D-BLAST)的方法和实现原理以及各个主要模块的工作原理。并给出了其在ModelSim环境下的仿真结果。结果表明,本设计具有设计简单、快速、高效和实时性好等特点。
2022-04-07 23:18:23
650KB
多入多出
正交频分复用
现场可编程门阵列
对角空时分层编码
1
个人信息
点我去登录
购买积分
下载历史
恢复订单
热门下载
PLECS中文手册.pdf
新型冠状病毒疫情_2020年东三省数学建模A题_论文展示
RentingSystem.rar
EasyMedia-ui.zip
基于Matlab的IEEE14节点潮流计算.zip
中国地面气候资料日值数据集(V3.0)2010-2019.rar
工程伦理_李正风,丛杭青,王前_北京:清华大学出版社 , 2016.08_P329.pdf
多机器人编队及避障仿真算法.zip
基于Python网络爬虫毕业论文.doc
鲸鱼优化算法 WOA matlab源代码(详细注释)
Spring相关的外文文献和翻译(毕设论文必备)
基于Matlab的PI/4 DQPSK的调制解调源代吗
芯片验证漫游指南以及源代码.zip
2019年秋招—华为硬件工程师笔试题目.pdf
Microsoft Visual C++ 2015-2019 运行库合集,包含32位64位
最新下载
LabView入门与实战开发100例.(电子工业.岂兴明等)(配书源码)
Computational Geometry in C
在duilib中嵌入cef3
shp Builder_3.36
exe2swf 提取exe里的swf
宽带会话数限制检测工具
FastReport 5.6.2 For D7-10.2安装文件及安装步骤及录像教程
启动盘bootx64.efi
ns-keylogger.apk
哈工大LTP java动态链接库 64位可用
其他资源
数字信号处理西安电子高西全课后习题答案
HTML个人简历模板
modbus tcp/rtu客户端服务端通讯程序合集(C#、c++、mfc)
python爬取新浪微博源代码
ASP.NET购物网站实现
ArcEngine实现矢量要素编辑功能
校园网的完整配置命令
C++推箱子游戏最全源代码
ssm+mysql实现的Java web酒店管理项目
C# 浏览图片的控件 很好很强大
技术架构选型报告方案
Android中abe工具解析ab文件
maxdea 6.4
Graph-based path planning for autonomous robotic exploration
MR-JE-C编程要点.pdf
按首字母排序全国城市json文件
阐述手机游戏用户界面设计的8大步骤
alibaixiu.rar
读取ios包下info.plist的jar包工具
VB书店图书管理系统
北大青鸟-北大青鸟租房管理系统
RTX客户端用户信息导出程序
6000常用密码字典.txt
msp430f149flash读写