只为小站
首页
域名查询
文件下载
登录
明德扬
K7核心板+底板产品说明书
明德扬
K7核心板,型号MP5650采用XILINX公司Kintex-7系列的 XC7K325T-2FFG900I/XC7K410T-2FFG900I作为主控制器,核心板采用4个0.5mm间距120Pin 镀金连接器与母板连接,核心板四个脚放置了4个3.5mm固定孔,此孔可以与底板通过螺丝紧 固,确保了在强烈震动的环境下稳定运行。 这款MP5650核心板能够方便用户对核心板的二次开发利用。核心板使用XILINX的 KINTEX-7芯片的解决方案,在FPGA 芯片的HP 端口上挂载了4片DDR3存储芯片,每片DDR3 容量高达512M 字节,每片16bit组成64bit 位的数据位宽。1片128Mb 的QSPI FLASH 芯片用 来静态存储FPGA 芯片的配置文件或者其它用户数据
2023-12-28 23:59:30
2.85MB
1
明德扬
科教之Gvim_20170511.zip_FPGA verilog_ep4ce10f17c8_gvim_kindf67_明
FPGA核心板EP4CE10F17C8电路原理图
2022-11-07 13:02:22
8.52MB
fpga_verilog
ep4ce10f17c8
gvim
kindf67
1
EEPROM接口的FPGA实现_fpga资料_
明德扬
至简设计法
EEPROM接口的FPGA实现 工程说明 AT93C46在DI接收到读指令时,地址被解码,数据在DO引脚上串行输出。写周期是完全自主调时的,在写入之前不需要单独的擦除周期。本项目要求AT93C46完成读和写功能的混合功能。 案例补充说明 本案例要求实现一个AT93C46的接口能够根据命令,实现EWEN、WRITE和READ功能,在这里我们提供了具体的设计思路: 1. 上游模块在rdy=1时,给出start命令,开始进行EWEN、WRITE或者READ操作;在rdy=0期间,start命令无效。 2. 当start有效时,如果mode=0表示进行EWEN操作;mode=1表示进行WRITE操作;mode=2表示进行READ操作。 3. 当start有效时,addr和wdata有效。 4. 当进行EWEN操作时,将addr写入at93c46。 5. 当进行WRITE操作时,将addr和wdata写入at93c46。 6. 当进行READ操作时,将addr写入at93c46,并从at93c46读到数据,通过rdata和rdata_vld返回给上游模块。
2022-03-03 15:15:32
36KB
FPGA设计
明德扬
1
明德扬
信号处理视频
明德扬
科技FPGA信号处理视频试听版本,对于搞无线通信FPGA开发有所帮助,DFT,FFT,ASK,FSK,QPSK,OFDM等等经典通信案例
2021-11-17 10:10:50
29.1MB
FPGA
OFDM
QPSK
信号处理
1
明德扬
mp801_v2.0.pdf
明德杨开发板原理图,可以学着设计开发板。为明德杨MP801开发板的原理图。非常不错的资料。学习FPGA得好资料
2021-10-25 21:49:05
286KB
明德杨开发板原理图
1
明德扬
至简设计与应用-FPGA实验手册
明德扬
至简设计与应用-FPGA实验手册和B站视屏配套,并且有详细的动手项目实践,附代码。非常适合刚开始学习FPGA的小伙伴,手册适合入门学习,后多做项目慢慢熟练。
2021-10-19 11:43:39
30.03MB
FPGA
verilog
1
明德扬
点拨FPGA高手进阶
FPGA 设计本质上是波形的设计、时序的设计,学会观看 FPGA 波形是定位问题、解决问题的前提。
2021-10-18 16:51:24
496KB
FPGA
1
明德扬
至简设计与应用-FPGA实验手册VHDL语言100例详解.zip
明德扬
至简设计与应用-FPGA实验手册和B站视屏配套,并且有详细的动手项目实践,附代码。非常适合刚开始学习FPGA的小伙伴,手册适合入门学习,后多做项目慢慢熟练。
2021-09-20 22:04:47
30.03MB
fpga
VHDL
1
明德扬
的《手把手教你学FPGA设计:基于大道至简的至简设计法》,自制全本书签,方便大家在电脑上阅读
手把手教你学FPGA设计:基于大道至简的至简设计法,Verilog语言,快速入门,可以作为他的配套视频的讲义复习
2021-06-14 18:39:18
59.79MB
FPGA
1
基于FPGA的VGA显示矩形框_VGA接口设计_VGA信号处理_
明德扬
资料
至简设计法--VGA显示矩形 工程说明 本工程VGA显示要求:在显示屏边缘上显示一个红色边框(边框宽为20像素),在屏幕的中央显示一个绿色矩形(矩形长为150像素,高为100像素)。 案例补充说明 本设计的VGA图像显示是基于FPGA实现的,采用了Verilog HDL语言编写,再加上有
明德扬
的至简设计法作为技术支撑,可使程序代码简洁且执行效率高。
2021-05-06 11:04:06
320KB
VGA设计
1
个人信息
点我去登录
购买积分
下载历史
恢复订单
热门下载
多智能体的编队控制程序的补充(之前上传少了一个文件)
多目标优化算法(四)NSGA3的代码(MATLAB)
Android大作业——网上购物APP(一定是你想要的)
cplex_studio129.win-x86-64.exe CPLEX 12.9直接安装可使用
麻雀搜索算法(SSA)优化bp网络
多目标优化算法(二)MOEAD(附带NSGA2)的文档和代码(MATLAB)
elsevier 爱思唯尔 系列期刊的word模板,template,单栏,双栏
OLED显示温度和时间-STM32F103C8T6(完整程序工程+原理图+相关资料).zip
基于yolov4-keras的抽烟检测(源码+数据集)
RNN-LSTM卷积神经网络Matlab实现
刚萨雷斯《数字图像处理》第四版答案.pdf
随机森林用于分类matlab代码
人体姿态检测
EEMD算法应用于信号去噪.rar
Microsoft Visual C++ 2015-2019 运行库合集,包含32位64位
最新下载
F28004x_DriverLib_Users_Guide.pdf
Xss测试平台.zip
SQLServer全系列自动安装工具
DevExpress 11.1
iManager U2000 V200R016C60 北向接口文档 02-A.zip
DevExpress.v2011.1.7
DeepSpeech2训练aishell数据集训练的模型
孤鹤_跑现绑工具箱.exe
OpenHaptics_API_Reference 完整API翻译
mouse invert鼠标 反转 反向 反方向
其他资源
TriLib 2.zip
HMC5883L 模块的源代码和电路图
深度探索C++对象模型.pdf +清晰+完整+书签
数据结构与算法(C语言描述)原书第二版习题答案
VS1003驱动(MP3模块)
卫星定位计算接收站点坐标
android studio 统计图生成app(柱状图/折线图/饼图/折线柱状结合图)
stm32驱动MAX7219控制数码管显示.zip
raytracegroundup_v4.8_RayTracing_Scenes_Globe_20170409
echarts3.0全国区县级最新版json坐标数据及相关示例
WPS Office 2019 专业版【内附激活码】.rar
网上交易系统实现及源代码
日常笔记-个人.docx
网页代码技术html
Nacos1.4版本下载
XML文件与WPF中TreeView、Menu交互
我叫mt online data.dat 解包工具npk win32版本
Solr6.5 IK分词器
protoc-3.0.2-win32.zip
1.1.32、1.1.33两个版本的64位tcnative -1.dll