Kscan-简单好用的资产测绘工具 一,简介 ██╗ ██╗███████╗ ██████╗ █████╗ ███╗ ██╗ ██║ ██╔╝██╔════╝██╔════╝██╔══██╗████╗ ██║ █████╔╝ ███████╗██║ ███████║██╔██╗ ██║ ██╔═██╗ ╚════██║██║ ██╔══██║██║╚██╗██║ ██║ ██╗███████║╚██████╗██║ ██║██║ ╚████║ ╚═╝ ╚═╝╚══════╝ ╚═════╝╚═╝ ╚═╝╚═╝ ╚═══╝ Kscan从初次发布至今经历了很多个版本,首次发布于吐司,姑且就叫她1.0吧: 而后呢,发布了1.5版本首发于棱角,对之前的代码进行了重构: 原本造这个轮子的初衷是为了解决平时自己的护网大面积的寻找薄弱资产问题,最开始的雏形也只带有HTT
2022-06-15 17:47:46 1.71MB Go
1
一种新颖的多群果蝇优化算法及其应用
2022-06-15 16:39:01 512KB 研究论文
1
本文对逐次逼近型模数转换器(SARADC)的结构进行了介绍,并对影响ADC性能的主要因素加以分析。设计了一种基于二进制加权电容阵列的数字校准算法,并运用比较器自动失调校准技术,实现了高性能SARADC的设计。仿真结果表明该设计在120ksps的采样率下精度可达18位。
2022-06-15 14:09:52 244KB 数据转换
1
在分析Wu-Manber算法的基础上 ,结合QS算法思想,设计了一种改进的多模式串匹配算法: QWM( quick Wu-Manber)。算法充分利用紧邻当前窗口之后的 B字符块,使算法的最大移动距离由原来的( m-B+1)增大至 (m+B) ,平均移动距离也得到很大提高。同时对QWM算法和Wu-Manber算法进行了实验对比,无论模式串数量 和最小长度怎么变化,性能都有较大提升。实验表明,改进的算法在对英文文本进行扫描时有4%~13%的提高。
2022-06-14 17:03:34 140KB 工程技术 论文
1
一种ZigBee无线传感器网络节点的设计
2022-06-14 14:58:24 194KB ZigBee 无线传感器 网络节点 设计
1
1、资源内容:毕业设计lun-wen word版10000字+;开题报告,任务书 2、学习目标:快速完成相关题目设计; 3、应用场景:课程设计、diy、毕业、参赛; 4、特点:直接可以编辑使用; 5、使用人群:设计参赛人员,学生,教师等。 6、使用说明:下载解压可直接使用。 7、能学到什么:通过学习本课题的设计与实现, 了解不同课题的知识内容,学习内部架构和原理,掌握有关课题重要资源, 同时增加自己对不同方面知识的了解,为后续的创作提供一定的设计思路和设计启发 , 并且可以快速完成相关题目设计,节约大量时间精力,也为后续的课题创作 提供有力的理论依据、实验依据和设计依据,例如提供一些开源代码、设计原理、 原理图、电路图、毕业设计lun-wen word版10000字+;开题报告,任务书等有效的资料, 也可以应用于课程设计、diy、毕业、参赛等不同场景,而且本设计简单,通俗易通, 方便快捷,易于学习,下载之后可以直接可以编辑使用, 可以为设计参赛人员、学生、老师及爱好者等不同使用者提供有效且实用的学习资料 及参考资料,同时也是一份值得学习和参考的资料。
2022-06-13 19:06:04 11.25MB 情感分析
目前,同时适用于蓝牙、射频识别、全球微波无线互联网和无线局域网这几大主流物联网通信技术标准的多频天线设计较少,为此,提出了一种新的小型化宽频带多频微带天线。该微带天线主要由一个矩形环、一个开口六边形环、三条矩形带以及缺陷地组成,可同时工作在蓝牙、射频识别、全球微波无线互联网和无线局域网的通信频段上。天线谐振频率分别为2.47 GHz、3.48 GHz和5.55 GHz,相应带宽为0.11 GHz(2.38~2.49 GHz)、0.86 GHz(3.19~4.05 GHz)和1.11 GHz(4.95~6.
2022-06-13 18:05:44 1.82MB 工程技术 论文
1
【课程设计】一种图像中值滤波、边缘检测、hough变换检测直线的用户界面开发-含matlab源代码.zip
2022-06-13 13:05:17 3.6MB 课程设计 matlab 中值滤波 边缘检测
设计了一种新型的机载过压保护电路。该电路以芯片LT4356和APL502L为主要器件,简单可靠,能够满足防80 V/50 ms浪涌电压要求。介绍了该防浪涌电压保护电路主要特点和参数设计,并对该电路进行了仿真分析。相应实验结果表明,该电路是一种可靠有效的机载过压保护电路。
2022-06-13 11:19:06 546KB 浪涌电压
1
利用VerilogA建模的方式实现了一种具有双向移位功能的自时钟数字LDO。该电路采用了粗糙和精细双环控制模块,其中利用双向移位寄存器产生自时钟;该模块与导通管部分的PMOS管阵列相结合,可以有效的减小输出电压的下溢或过冲,减少瞬态响应的时间。为了尽量减小输出电压的尖峰,利用电压阈值比较器和电压范围检测器,来确保双环的精确转换。介绍的数字LDO可以工作在0.8 V的低电源电压下,适用的负载电流可以大于260 mA,并且能够消除输出电容补偿的必要性。最后利用ADMS混仿平台,对建立的模型进行仿真验证。
1