基于FPGA的DDS信号发生器 自己做的一个DDS信号发生器,基本功能实现,下板验证完成,有输出文件,自己只需要改变管脚分配即可使用。工程简介: 1、硬件:Cyclone Ⅳ系列 EP4CE10F17C8 的FPGA芯片;AN9769的数模转化芯片;LCD12864液晶屏显示。 2、软件:基于Quartus Ⅱ,VerilogHDL硬件描述语言。主要有DDS主模块、赋值、按键控制、按键消抖、按键检测、参数选择、波形选择、LCD显示模块、顶层TOP。 3、内容有:01-工程文件、02-硬件连接、03-设计说明、04-参考资料。
2023-03-17 15:47:07 17KB FPGA QuartusⅡ verilog DDS
1
包含: 1、武汉科技大学-语音信号的预处理和特征提取技术PDF 2、预处理部分matlab代码
2023-03-17 14:06:45 160KB matlab 语音 信号处理 音频
1
在已知的多输入多输出(MIMO)及正交频分复用(OFDM)系统的信号检测算法中,球型译码检测算法的译码性能十分接近于性能最优的最大似然检测算法,并且其译码复杂度有很大的降低,但其会受到译码半径的影响。普通的球型译码检测算法,信道噪声对算法的译码半径影响较大,为了降低信道噪声对译码半径的影响度,提出了一种新型的球型译码检测算法,该算法在译码初始半径分别根据两种不同的情况作出选择。仿真结果显示,其选择的译码半径受噪声的影响极小,达到了降低译码复杂度的目的。总体而言,新型的球型译码检测算法极大地降低了译码复杂度
1
语音信号的采集和频谱分析.doc 包含语音信号的采集,频谱分析,窗函数滤波器设计的代码,很好的参考资料。
2023-03-17 09:24:41 27KB 语音信号采集滤波代码
1
东 北 大 学 继 续 教 育 学 院 数字信号处理器原理及应用 试 卷(作业考核 线下) B 卷(共 4 页) 一、判断题(2分/题) 1. 数字信号处理器(DSP)主要针对描述连续信号的模拟信号进行运算。(×) 2. DSP是在数字信号变换成模拟信号以后进行高速实时处理的专用处理器。(×) 3. 定点与浮点DSP的基本差异在于它们各自表达的数值范围不同 。(×) 4. Q30格式的数据可以表达 之间的范围。(×) 5. 当采用双电源器件芯片设计系统时,需要考虑系统上电或掉电操作过程中内核和IO供电的相对电压和上电次序。 (√) 6. F2812处理器的所有外设寄存器全部分组为外设帧PF0,PF1和PF2。这些帧都映射到处理器的数据区。(√) 7. 当捕获单元完成一个捕获时,在FIFO中至少有一个有效的值,如果中断未被屏蔽,中断标志位置位,产生一个外设中断请求。(×) 8. CAN 的基本协议只有物理层协议和网络层协议。(×)
2023-03-17 09:04:43 49KB 奥鹏 东北大学
1
stm32信号发生器程序,基于stm32f103RCT6,正点原子mini板,实现一路互补方波输出,两路DAC分别输出正弦波和直流电压值,输出直流电压值可通过按键增大减小,pwm波占空比和频率可以按键调节,屏幕可以显示当前电压值和频率和占空比。具有ADC功能,可以准确读取外界电压值。
2023-03-16 19:38:24 7.08MB stm32 信号发生器 正弦波 互补pwm波
1
基于51单片机的心率计,能实现对心率信号处理,并通过LCD1602显示出人体的实时心率
2023-03-16 14:51:39 62KB 51单片机 心率信号 LCD1602 脉搏测量
1
Vivado调用DDS IP核实现扫频信号
2023-03-15 20:57:49 18.14MB FPGA DDS
1
一、二极管与三极管包络检波 1. 基本电路:二极管与三极管包络检波电路如图3-5所示。 图3-5是两种包络检波电路,图(a)采用二极管作为整流用非线性元件,图(b)采用晶体管。如果输入的调幅波具有图3-6(a)所示波形,那么经整流后其波形如图(b)所示。为了获得调制信号,还要用滤波器滤除载波分量。 VD RL C2 T i + us _ + uo _ 非线性 器件 低通 滤波器 C1 (a) 二极管检波电路 V RL C2 T ic + us _ + _ 非线性 器件 低通 滤波器 uo Ec (b) 晶体管检波电路 图3-5 包络检波电路 C1
2023-03-15 20:48:16 1.16MB 调制解调
1
数字信号处理的matlab实现-免积分下载
2023-03-15 18:33:22 4.82MB 数字信号 采样 频谱 matlab
1