数字频率计mulitisim+文档(8000+字) 1.3 本设计概述 基于Multisim的数字频率计的设计,按要求测量的是正弦波信号,并且有2个频率档位,测量范围是10MHz。在本设计中,可以测量正弦波信号及三角波信号,和方波信号。设计中有四个档位,分别为1Hz档或1s档、10Hz档或100ms档、100Hz档或10ms档、1KHz档或1ms档,可测范围0Hz至10MHz。 数字频率计主要由四部分组成:时基电路、控制电路、放大整形电路以及计数、译码、显示电路。 放大整形电路:对被测信号进行预处理,放大并由施密特触发器进行转换成脉冲信号。 时基电路:由定时器555构成的多谐振荡器产生1KHz的时钟信号。 控制电路:可以进行调档,由十进制计数器构成调档子电路,控制触发是由SN74123N构成的单稳态触发器及JK触发器74LS76N构成的T触发器(即闸门电路,产生闸门信号)组成,产生时钟信号控制锁存电路。 计数显示电路:采用十进制计数器(74LS160N)连接成为4位十进制计数器,计数范围为0至9999,将计数形成的BCD码(频率值的大小)进行译码,并在数码管中显示出来。 被测周期信号在电路中经过放大、整形操作之后形成特定周期的窄脉冲,送到闸门电路一个输入端。闸门的另外一个输入端为时基电路产生的闸门脉冲。在闸门脉冲开启闸门的期间,特定周期的窄脉冲才能通过闸门,从而进入计数器进行计数,显示电路通过计数器的值来显示被测信号的频率,内部控制电路则用来完成各种测量功能之间的切换并实现测量设置。 整体框图如下:
2021-07-04 19:06:56 26.42MB mulitisim 数字频率计 演示视频
数字频率计(带量程显示)电路multisim14仿真源文件,multisim14及以上版本可正常仿真
数字频率计(EDA课程设计)简易数字频率计课程设计 数字频率计 EDA课程设计用的 和开发箱结合用的
2021-07-04 14:05:30 161KB 数字频率计设计
具体的实验指导书,原理讲解很详细 对应模型文件在我的上传里也有 设计一个数显频率计。要求如下: 1. 测量频率采用 4 位 LED 数字码管显示。 2. 频率测量范围 1Hz~1MHz。 3. 分辨率: 1Hz。 4. 输入信号波形:正弦波、方波、三角波。 5. 输入信号幅度: 0.5~5V。 6. 量程选择:× 1、× 10、× 100 三档。
2021-06-29 18:10:46 600KB 数字频率计 设计方案 mutlsim仿真
1
数电课程设计数字频率计,内容很全面,还有扩展
2021-06-28 10:44:13 18.42MB 数字频率计
1
该电路为本人大二课程设计作品,后由于参加电子竞赛初赛需要,进过多次修改,比较完善,可以用multisim10.0进行精确仿真。
2021-06-28 10:29:52 139KB EDA 课程设计 数字频率计
1
我自己花了不少时间写的,包括仿真电路图,以及程序源代码!
2021-06-26 13:23:21 773KB 数字频率计课程设计
1
本资料归于网络整理,仅供参考学习用。如有侵权,请联系删除!! qq:1391074994 1. 资料都是有论文和程序的,程序大部分是quartus的工程,有几个是ise或者vivado的工程,代码文件就是里面的V文件。 2. 我收集的每个小项目都会开源出来,欢迎关注我的博客并下载学习。 3. 每个项目的实际的项目要求和实现的现象我就不挨个去描述了,太多了!!40多个小项目。(一个包里面只有一个小项目哈) 4. 有的项目可能会有多个程序,因为用的代码有点差异,比如密码锁,就会分显示的数码管的显示个数的不同以及用的是verilog个vhdl 的差别: 5. 报告的话博客专栏里面只是展示了一小部分。链接:https://blog.csdn.net/weixin_44830487/category_10987396.html?spm=1001.2014.3001.5482
2021-06-26 09:02:31 801KB fpga
1
本资料归于网络整理,仅供参考学习用。如有侵权,请联系删除!! qq:1391074994 1. 资料都是有论文和程序的,程序大部分是quartus的工程,有几个是ise或者vivado的工程,代码文件就是里面的V文件。 2. 我收集的每个小项目都会开源出来,欢迎关注我的博客并下载学习。 3. 每个项目的实际的项目要求和实现的现象我就不挨个去描述了,太多了!!40多个小项目。(一个包里面只有一个小项目哈) 4. 有的项目可能会有多个程序,因为用的代码有点差异,比如密码锁,就会分显示的数码管的显示个数的不同以及用的是verilog个vhdl 的差别: 5. 报告的话博客专栏里面只是展示了一小部分。链接:https://blog.csdn.net/weixin_44830487/category_10987396.html?spm=1001.2014.3001.5482
2021-06-26 09:02:31 3.32MB fpga
1
设计目的: (1)掌握数字频率计的设计与调试方法。 (2)熟悉相应的集成电路的使用方法。 设计要求: (1)测量频率范围:1Hz~9.99kHz;量程分为2档:1-999Hz,1.00-9.99kHz (2)被测信号幅度:0.5~5V (3)测量信号的周期 (4)显示方式:5位数码管十进制数显示 (5)测量误差:≤5%; (6)手动切换量程及测量类型 (7)当被测信号的频率超出测量范围时,报警 (8)平均周期计数累计 (9)自校功能
2021-06-26 00:05:01 75KB 数电
1