主要内容 功率 速度 封装 三者是紧密相关的
2022-12-23 21:44:34 1.77MB 综合文档
1
摘要:在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字进行检测,从而有效避免发送数据和接收数据在传输过程中出现的异步问题。文中提出了一种采用流水线技术、基于 FPGA设计高速数字相关器的方法。仿真结果表明设计方案是可行的。   在数字通信系统中,常用一个特定的序列作为数据开始的标志,称为帧同步字。在数字传输的过程中,发送端要在发送数据之前插入帧同步字。接收机需要在已解调的数据流中搜寻帧同步字,以确定帧的位置和帧定时信息。帧同步字一般为一系列连续的码元,在接收端需要对这一系列连续的码元进行检测,如果与预先确定的帧同步字吻合,则说明接收端与发送端的数
2022-12-13 17:25:26 253KB 基于FPGA的高速数字相关器设计
1
这本书是专门为电路设计工程师写的。它主要描述了模拟电路原理在高速数字电路设计中 的分析应用。通过列举很多的实例,作者详细分析了一直困扰高速电路路设计工程师的铃流、串 扰和辐射噪音等问题。
2022-11-29 15:50:54 3.02MB 高速数字电路
1
高速数字系统设计 高速数字系统设计 高速数字系统设计
2022-11-11 08:22:57 9.99MB 高速数字系统设计
1
华为 黑魔书,高速数字电路设计,很详细,很实用
2022-10-07 17:12:55 4.59MB 数字电路
1
此文件是Jhson编写的高速数字系统设计的配套课件。
2022-09-16 11:19:54 29.21MB 高速系统设计
1
针对数字视频信号传输速度快、数据量庞大的特点,结合航天遥测系统对仪器设备可靠性和稳定性的实际要求,设计了一种专用的数据记录装置。从图像完整采集、高速数据存储和图像准确回传三个方面介绍了程序编码算法,使用异步FIFO解决了模块间跨时钟域的问题,选择Flash交叉双平面的工作方式并提出一种“无效块动态管理算法”以保障高速存储,最后使用检测设备现场模拟系统前端摄像机和终端计算机,验证了程序编码算法的有效性。
2022-07-28 09:41:10 672KB 高速数字视频信号
1
Bus Interconnect Logic (BIC) for 1.2 Volts。JEDEC STANDARD
2022-07-25 13:01:49 135KB JESD8-16A
1