数字跑表6位数码显示Multisim源文件,Multisim13以上版本可打开运行
代码
2021-06-19 09:04:31 38KB fpga
1
采样51单片机做的电子跑表程序,汇编语言开发。
2021-06-11 20:02:10 2KB 51 跑表
1
三、设计要求: 1、显示格式 分 秒 1/10秒,PC机屏幕显示。 2、定义PC机键盘上的某几个键控制计时开始、停止和清零。 例如:1—计时开始;2—计时暂停/继续;3—清零;4-退出。 3、时间的获取及修改用系统功能调用实现。 4、要有必要的人机对话。对话方式以及屏幕提示信息、显示方式可自行设定。
2021-05-15 08:25:27 8KB 电子跑表课程设计
1
数字集成电路使用Verilog HDL编写数字跑表程序
2021-05-05 05:13:23 330KB 数字跑表
1
用verilog写的数字跑表程序,程序简洁易懂,适合初学者学习
2021-04-12 21:53:20 6KB verilog ,数字跑表
1
基于FPGA设计一个数字跑表,具有复位、暂停、秒表等功能。包含完整工程,目录下DOC文件夹内有该工程详细介绍。代码简洁,注释详尽。经测试使用,功能完好,性能优良。
2021-04-10 14:16:34 36.04MB 数字跑表 FPGA Verilog
1
CS101秒表 秒表: 的游戏分配
2021-03-11 11:06:41 3KB Python
1
51单片机电子跑表资料 含有proteus仿真及keil源代码
2021-02-17 13:00:31 99KB 51单片机 电子跑表
1
EDA(Electronic Design Automation)电子设计自动化技术作为现代电子技术的核心,它依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言HDL为系统逻辑描述手段完成的设计文件,自动完成逻辑编译,逻辑化简,逻辑分割,逻辑综合,结构综合,以及逻辑优化和仿真测试,直至实现既定的电子线路系统功能。EDA技术使得设计者的工作仅限于利用软件的方式,即利用既定描述语言和EDA软件来完成对系统硬件功能的实现。不难理解,EDA技术已不是某一学科的分支,或某种新的技能技术,它应该是一综合性学科,它融合多学科于一体,又渗透于各学科之中,它打破了软件和硬件间的壁垒,使计算机的软件技术与硬件实现、设计效率和产品性能合二为一,它代表了电子设计技术和应用技术的发展方向。CPLD即复杂可编程逻辑器件,早期CPLD是从GAL的结构扩展而来,但针对GAL的缺点进行了改进,因此可用于各种现实生活中的应用,比如说本次课程设计数字跑表
2020-05-09 15:55:07 569KB EDA QuartusⅡ CPLD VHDL
1