FlappyBirdRL 使用强化学习的Flappy Bird hack 您可以在此处查看游戏和算法的摘要! 自己运行代码 代码并解压缩 打开终端并导航到该文件夹 cd ~/Downloads/FlappyBirdRL-master 使用python启动一个简单的服务器 python -m SimpleHTTPServer 8000 更多细节。 在浏览器中,导航到本地服务器的地址(默认为 )。 故障排除 您启动服务器了吗? 如果您刚刚打开index.html页面,则控制台中可能有关于原始请求的错误。 右键单击屏幕上的任意位置,单击“检查”,然后查看控制台。 是否存在以下错误? 示例 Failed to load file:///Users/.../res/flappyAtlas/atlas.txt: Cross origin requests are only supported for protocol schemes: http, data, chrome, chrome-extension, https." :该页面试图从磁盘加载文件,但是大多数现代浏览器将其阻
1
源码参考,欢迎下载
2021-12-30 15:05:05 1.84MB Android
QT Flappy_bird-附件资源
2021-12-27 13:16:44 106B
1
Flappy Bird 基于Unity
2021-12-23 18:35:38 74.06MB FlappyBird unity3d 游戏开发
1
主要为大家详细介绍了python实现Flappy Bird源码,具有一定的参考价值,感兴趣的小伙伴们可以参考一下
2021-12-20 20:20:53 143KB python Flappy Bird
1
02-flappy bird.pptx
2021-12-19 20:01:45 231KB
02-flappy bird.pdf
2021-12-19 20:01:44 438KB
#Flappy Bird FPGA ##客观的 我们的目标是重新制作 Flappy Bird 游戏,重点是复制游戏玩法的物理组件。 该设计是通过 Verilog 代码实现的,可以合成并下载到 Nexys3 Spartan 6 FPGA 板上。 游戏使用 Nexys 板的 VGA 输出显示并通过按钮输入进行控制。 ##Design 我们的 Verilog 版本 Flappy Bird 由四个核心模块组成,这些模块为游戏的功能提供动力。 每个模块都接收相同的 Start、Stop 和 Ack 信号,在玩家开始、输掉和重新开始游戏时同步它们的功能。 X_RAM_NOREAD 模块包含一个小型状态机,用于管理五个管道障碍物的 x 坐标输出。 该模块包含两个数组,每个数组有五个 10 位数字; 一个数组保存管道左边缘的 10 位 x 坐标,另一个保存右边缘坐标。 当机器重置为初始状态时,数组被
2021-12-15 21:08:35 46KB Verilog
1
unity版本2018.4.36f1 其中有三個Assets一個個人的跳躍,一個是Flappy Bird,一個是angrebird。製作粗糙沒有加工
2021-12-15 20:11:31 21.58MB unity3d 游戲
1
C语言游戏
2021-12-11 22:11:50 9.61MB c
1