基于java实现的电子钟小工具,用于课程设计,内含源码,主要联系java基础能力,画图,多线程,窗口等
2021-03-03 21:07:43 4KB 电子钟 课程设计 多线程 java
基于51单片机的电子钟设计
2021-03-02 18:05:11 28KB 单片机
1
使用Quartus II开发、基于VHDL语言实现的电子时钟,在睿智四代AX4010板子上进行验证。实现的功能有:时分秒显示、重置、按键消抖、整点报时。 补充说明: 1.代码可能还不完善,供参考学习使用。 2.顶层连线图中部分连线是采用了“隔空连线”的方法,就是右键管脚直接绑定,这样可以使顶层图连线尽可能少,以减少线的交叉。所以需要读懂每个接口的输入输出。
2021-02-23 14:46:04 505KB 数字系统 电子钟 实验报告
1
一个基于AX4010黑金开发板的电子钟,使用VHDL语言编写。各个模块分别写好后生成了对应元件,用block图连接,顶层文件为scan_test.block
2021-02-23 14:21:40 7MB 电子钟 FPGA VHDL
1
8:蓝桥杯单片机第八届初赛试题-电子钟.pdf
2021-02-23 09:02:00 520KB 蓝桥杯、 单片机 51
1
基于AT89C51、DHT11传感器、LCD、蜂鸣器设计的数字电子钟,通过按键初始化当前时刻和闹钟,并显示年月日星期时分秒、温湿度显示、整点报时、闹钟、播放音乐(小星星)、记忆时刻,内容包括:Proteus工程和Keil代码,供大家学习和参考。
2021-02-22 14:32:44 94KB Proteus Keil
1
(1)具有"秒"、"分"、"时"计时的功能,小时计数器按 24 小时制计时。 (2)具有校时的功能,能够对"分"和"小时"进行调整。 (3)扩展:闹钟系统和数字万年历系统。
1
安徽工程大学数字逻辑课程设计数字显示电子钟三,2020年原创。设计和要求: 设计一个能显示分、时并有闹钟的数字电子钟逻辑电路,要求如下: (1)由石英多谐振荡器和分频器产生1/60Hz标准分脉冲。 (2)计时电路为“分电路”和“时电路”,“闹铃电路”只设计“时电路”。 (3) “分电路”为00—59的六十进制计数、译码、显示电路。 (4) “时电路”为00—23的二十四进制计数、译码、显示电路。 (5)计时时间和闹铃时间均可校正,校正时钟为单次脉冲。 设定的闹钟时间到达时,电路有持续30秒的有间断的声响提示,声响频率约为1000Hz。内含课程设计报告及仿真文件
毛家俊-简易电子钟-09自动化2班-22号.zip
2021-01-28 00:32:43 104KB 毛家俊-简易电子钟-09自动化2
基于verilog 语言的数字电子钟设计,数码管实时显示时、分、秒的数字时钟(24小时显示模式);可以调节小时,分钟;能够进行24小时和12小时的显示切换;可以设置任意时刻闹钟,并且有开关闹钟功能;有整点报时功能,几点钟LED灯闪亮几下。
2021-01-06 10:33:16 3.88MB verilog 电子钟
1