体验Altera FPGA的SOC系统级设计,从入到到精通深度体验学习SOC
2023-02-27 15:01:05 47.93MB Altera SOC NiOS
1
matlab精度检验代码ZYNQ时间数字转换器 Red Pitaya Zynq-7010 SoC中的快速高分辨率时间数字转换器 作者:米歇尔·亚当尼克(Michel Adamic) 表现核心频率:350 MHz 延迟线抽头数:192(可配置) 每个通道的时间分辨率:> 11 ps 精度:<10 ppm DNL:-1至+4.5 LSB INL:+0.5至+8.5 LSB 测量范围:47.9毫秒死区时间:〜14 ns 最高速度:〜70 MS / s 档案 贸易发展局主项目,包含AXI TDC内核的设计。 使用VHDL源文件和3个Vivado配置的Xilinx IP(BRAM,BRAM控制器,AXI GPIO)。 需要包含“ MyPkg.vhd”。 AXI_TDC_IP Vivado创建的临时项目,用于将TDC打包到IP内核中。 TDC系统包含Zynq PS和多个TDC内核的顶层模块设计。 时钟:AXI互连期望100 MHz。 对于TDC内核,MMCME将其提高到350 MHz。 外部端口:每个TDC通道的命中信号。 模块“ testUnit”是用于测试的方波发生器,可以将其删除。 TDC通
2023-02-26 14:56:10 901KB 系统开源
1
Intel公司DE1板子使用说明,包含DE1板子的配置引脚等说明,同时还有多个单元的演示练习来帮助学习和理解DE1板子
2023-02-21 15:14:55 7.6MB FPGA DE1
1
本书的特点是将基于ARM微处理器核的SoC设计和实际嵌入式系统的应用集成于一体,对于基于ARM核的SoC设计和嵌入式系统开发者来说是一本很好的参考手册
2023-02-18 21:19:45 6.83MB ARM SoC
1
zc706 xilinx官方文档最新版。
2023-02-18 15:30:10 9.13MB fpga
1
近期学习了 PCIe 均衡相关东西,查阅了不计其数的文档。得闲,整理一下,供个人随时查阅,亦供他人参考。PCIe 均衡系列文章分为 3 篇: 1. PCIe 均衡技术介绍(概要),简单介绍均衡的概念、信号补偿技术及均衡系数协商的过程,初步了解 PCIe 均衡可阅读此篇。 2. PCIe 均衡技术介绍(电气物理篇),从电气物理层面介绍均衡器相关技术细节及均衡参数测量评估方法,想要深究 PCIe 均衡底层原理可阅读此篇。 3. PCIe 均衡技术介绍(逻辑物理篇),从逻辑物理层面介绍均衡系数协商的过程及均衡相关的各项协议标准,想要深入学习 PCIe 均衡系数协商过程可参考此篇。 本文已包含 PCIe 2.5 GT/s、5 GT/s、16 GT/s、32 GT/s 相关均衡介绍,尚未整理 64 GT/s 相关均衡的介绍,也未整理接收端压力眼图测试部分。整理者技术水平及在本文上的精力投入有限,本文可想而知存在诸多纰漏,望读者朋友们看到后能够指出,感谢!
2023-02-16 20:08:06 3.09MB pcie 高速接口 soc 均衡
1
DS_TLSR8251-E_Datasheet for Telink BLE SoC TLSR8251
2023-02-11 18:01:20 1.95MB TLSR8251
1
UG585 - Zynq-7000 All Programmable SoC Technical Reference Manual,xilinx手册zynq 7000系列
2023-02-10 10:19:27 15.54MB ZYNQ UG585
1
项目中包括锂电池模型建立、参数辨识与验证、SOC估计采用扩展卡尔曼滤波(EKF),使用了两种方式实现: Simulinks(EKF only) 脚本(包含EKF和UKF)
1
Nios II处理器中文参考手册,soc系统设计基础与提高的好资料。
2023-02-08 19:01:57 253KB Nios II FPGA SOC
1