入门学习FPGA的非常好的代码,可以控制LED流水灯,数码管,蜂鸣器,LCD,拨码开关等. 最大的优点是注释相当全,而且 都是中文,看起来非常方便. 部分代码和中文注释都是自己写的,所以要的分高了些,请谅解
2021-10-29 11:46:21 8.29MB FPGA  VHDL 示例工程 代码
1
设计一个多功能的1位加法器,有控制信号M、S2、S1、S0。 当M=1,做算术运算: 在S2、S1、S0的控制下能完成两个1位二进制数A、B的以下算术运算: A加B,A加1,A加B加低位来的进位,B加1,A加 ,A加0,A加A ,A加 加1。 当M=0,做逻辑运算: 在S2、S1、S0的控制下能完成两个1位二进制数A、B的以下逻辑运算:A+B,AA+B,A·B等。
2021-10-28 16:34:02 717B vhdl 加法器
1
VHDL语言设计数字跑表的源代码,通过VHDL语言实现数字跑表的功能
2021-10-28 10:00:22 238KB 数字跑表 VHDL
1
[VHDL入门.解惑.经典实例.经验总结].黄任.扫描版.zip.001
1
60进制和24进制计数器基于VHDL语言编写 60进制和24进制计数器基于VHDL语言编写
1
VHDL数字24进制计数器 VHDL数字24进制计数器
2021-10-27 22:30:43 44KB VHDL数字24进制计数器
1
24进制计数器(基于VHDL语言)用VHDL语言书写
2021-10-27 22:17:41 141KB 24进制计数器(基于VHDL语言)
1
基于VHDL语言的EDA秒表作业设计,包括分频、秒表主体和数码管显示译码器,附有工程文件和管脚信息(EDA大作业西电02105143)
2021-10-27 17:55:57 423KB VHDL语言 EDA秒表
1
fpga实现7段数码管显示(vhdl),通常为了方便使用,七段数码管还会多出一段用来表示 “小数点”,因此七段数码管实际上是八段,习惯上仍称为“七段数码管”。 七段数码管分共阴极和共阳极两种封装形式,当七段数码管中所有段 LED 的 负极连接在一起进制控制,而所有的 LED 正极单独控制,则称为“共阴极” 数码管,反之则称为“共阳极”数码管。本实验中 FPGA 实验板上用到的是 “共阳极”七段数码管,如图 所示。
2021-10-27 16:58:11 16.53MB fpgA VHDL
1
北京邮电大学数字电路综合实验洗衣机控制器实验报告【完整的VHDL源代码】
2021-10-27 11:16:04 1.51MB 北邮 数电 洗衣机 VHDL
1