阐述了交流永磁式同步电机的磁场定向控制原理,设计了一款采用高性能的DSP TMS320LF2407A作为核心运动控制芯片,以智能功率模块FM 100CVA 120的IPM为逆变器开关元件,辅以AT89S52的单片机进行控制参数设定、键盘处理、状态显示、串行通讯的全数字交流伺服驱动器.该驱动器具有控制接口丰富、结构紧凑、宽调幅比等特点.
1
10位密码表(0--9)全数字 01段位密码
2020-03-04 03:07:41 11.7MB 10位密码表(0--9)全数字
1
FPGA实现PLL全数字锁相环 全部代码
2019-12-21 22:15:04 122KB FPGA verilog PLL
1
介绍了全数字锁相环工作原理,如何设计数控振荡器以及FPGA内部实现的功能结构等
1
带宽自适应高阶全带宽自适应高阶全数字锁相环的研究与设计数字锁相环的研究与设计
2019-12-21 21:12:39 1.09MB ADPLL
1
用maxplusⅡ软件编写程序,将随机产生一串长度为50的2进制序列,按照HDB3码的编译规则进行编码和译码,并生成相应的电路图。
2019-12-21 20:58:58 2.01MB maxplusⅡ, hdb3,编码,译码
1
该压缩文档包括西电高西全的《数字信号处理》PPT版课后答案,以及本人备考时从百度文库,CSDN等平台搜集的5份期末试卷(北邮)或复习题。相信能极大帮助你的备考!
2019-12-21 20:41:07 7.03MB 数字信号处理 课后答案 期末试卷
1
MASH 1-1-1 全数字算法实现,很不错的文档,值得参考。
2019-12-21 19:43:30 166KB MASH 算法
1
在详细阐述正弦脉宽调制算法的基础上, 结合DDS 技术, 以Actel FPGA 作为控制核心, 通过自然采样法比较1 个三角载波和3 个相位差为1 200 的正弦波, 利用Verilog HDL 语言实现死区 时间可调的SPWM 全数字算法,并在Fushion StartKit 开发板上实现SPWM 全数字算法。通过逻辑分析 仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
2019-12-21 19:23:10 389KB Actel FPGA,SPWM,DDS,Verilog HDL
1
基于TMS320F28335的全数字锁相环的设计
2019-12-21 18:53:18 659KB 28335
1