一种多路分时复用抗混叠滤波器针对应用于飞行试验的网络化机载采集系统中数字信号混叠问题,采用变采样率的抗混叠滤波器的设计,解决在数字信号处理过程中由于采样率过高,在进行整数倍抽取时有可能会出现数字信号混叠问题。同时将数字滤波器通过FPGA实现,实现了多路分时复用功能,支持8路同步采样数据的数字信号处理,并进行滤波器特性测试,对于8 kHz的原始信号,半带滤波器的截止频率为Fs/4,即2 kHz,经过系统后的-3 dB对应的信号频率2 048 Hz,幅频特性曲线与Matlab仿真结果一致。
2025-10-02 17:45:00 2.11MB 数字滤波器; FPGA;
1
本方案利用FPGA实现了巴特沃兹IIR数字带通滤波器,并给出较为详细的方案设计过程。实验结果证明了所设计的滤波器完全满足预定设计要求,从而也证实了本方案的有效性、可行性。
2022-06-28 14:55:48 155KB A/D转换器 数字滤波器 FPGA 文章
1
基于CYCLOEN FPGA设计的fir_dac数字滤波器quartus工程源码+文档说明 // ******************************************************************************* // 顶层文件模块 // *******************************************************************************/ module fir_dac( clk, reset_n, key_in, sclk, //TLC5615 sclk时钟脚 din, //TLC5615 din数据脚 cs //TLC5615 cs片选 ); input clk; input reset_n; input key_in; output sclk; output din; output cs; wire [9:0]data_line; wire [9:0]fir_data; wire [9:0]data_in; wire [9:0]fir_data_20; fir fir_top( .clk(clk), .reset_n(reset_n), .data_in(data_in), //谐波信号 .fir_data(fir_data), //8滤波之后的信号 .fir_data_20(fir_data_20)//21滤波之后的信号 ); TLC5615 tlc5615_top( .clk(clk),//内部时钟 .sclk(sclk),//TLC5615 sclk时钟脚 .din(din),//TLC5615 din数据脚 .cs(cs),//TLC5615 cs片选 .din_in(data_line));//十位数据输入 key key_top( .key_in(key_in), .data_out(data_line), .data1(fir_data), .data2(fir_data_20) ); endmodule