内容概要:VITA 68.3-2024-VDSTU标准定义了适用于OpenVPX信号完整性合规性的参考模型方法,主要针对超过10.3125 Gbaud的传输速率。该标准提供了OpenVPX插件模块和背板的S参数参考模型,用于创建端到端的OpenVPX参考通道,结合VPX连接器和设备的S参数模型进行仿真。标准的合规性基于对端到端通道仿真结果与相应协议标准要求的对比。VITA 68.3最初作为试验性草案标准发布,旨在经过36个月的试用期后提交给美国国家标准学会批准为国家标准。该标准完全自愿使用,并可能在任何时候修订或撤回。 适用人群:从事高速信号完整性和OpenVPX系统设计的工程师和技术人员。 使用场景及目标:①确保OpenVPX插件模块和背板在高传输速率下的信号完整性;②为系统集成商提供一种验证端到端通道性能的方法;③支持PCIe 4.0和25GBASE-KR/100GBASE-KR4等高级协议的合规性测试。 其他说明:该标准目前处于试验性草案阶段,建议用户密切关注标准的更新和修订。标准的实施需要使用S参数模型进行仿真,并与相应的协议标准要求进行比对。此外,标准的使用完全自愿,制造商可以选择是否遵循该标准进行产品设计和验证。
2025-05-25 09:32:57 615KB OpenVPX 信号完整性 高速通信
1
SurfDock 来源于中国科学院上海药物所的郑明月为通讯作者的文章:《SurfDock is a Surface-Informed Diffusion Generative Model for Reliable and Accurate Protein-ligand Complex Prediction》于2024 年 11 月 27 日正式发表在 《Nature Methods》上。在文章中,SurfDock 在多个基准测试中展现了卓越的表现,包括 PDBbind 2020 时间分割集、Astex Diverse 集和 PoseBusters 基准集。在模型中,SurfDock 将多模态蛋白质信息(包括表面特征、残基结构和预训练的序列级特征)整合成一个一致的表面节点级表示,这一能力对实现高对接成功率和改善构象合理性起到了重要作用。SurfDock 的另一个特点是其可选的弛豫(构象优化),旨在进行蛋白质固定配体优化,从而显著提高其准确性。 我们的测评结果显示,生成的小分子构象还是比较合理的,同时生成的结合模式与晶体非常接近。
2025-05-21 16:03:15 24.79MB 分子对接 深度学习 扩散模型 药物设计
1
内容概要:本文介绍了利用Python构建一个动态计算一般均衡(CGE)模型的方法,涵盖从数据预处理到模型求解再到结果可视化的全过程,适用于宏观经济政策、贸易政策以及环境经济分析。该模型采用了柯布-道格拉斯生产函数及简化的供需关系,并结合了pandas、numpy、matplotlib、scipy等科学计算库和tkinter进行用户接口的设计,便于用户导入数据文件并查看最终模型运行成果。 适合人群:对经济学有兴趣的程序员、经济政策分析师、研究生及以上学历的研究人员。 使用场景及目标:该动态CGE模型主要用于研究不同的政策措施对于经济发展的潜在影响,通过调整相关参数和输入特定条件下的数据集,可以帮助决策者更好地理解政策效果。 其他说明:文中不仅详尽讲解了每一部分的功能与编码细节,还讨论了可能遇到的问题及未来的改善路径,比如提高模型准确性与效率等。此外,提醒使用者注意数据质量和计算效率间的关系,以确保最佳的分析性能。
2025-04-24 17:52:18 31KB Python CGE模型 GUI设计 数据分析
1
【哈尔滨工程大学】模型机设计项目工程及实验报告,完成16条指令
1
模型 【作品名称】:基于FPGA的8位模型计算机设计与仿真【课程设计】 【适用人群】:适用于希望学习不同技术领域的小白或进阶学习者。可作为毕设项目、课程设计、大作业、工程实训或初期项目立项。 【项目介绍】:本设计将自顶向下地对8位模型计算机设计,完成系统设计、功能模块和仿真、系统顶层设计与仿真,加深了对"数字逻辑与数字系统"知识的理解,强化了理论知识,掌握了的实践和应用。 在QuartusⅡ环境下,采用VHDL语言构建算术逻辑运算单元、累加器、控制器、地址寄存器、程序计数器、数据寄存器、存储器、节拍发生器、时钟信号源、指令寄存器、指令译码器功能模块,以及模型计算机系统。在ModelSim仿真环境下,完成功能模块,以及模型系统仿真。
2024-12-13 20:42:47 9.09MB fpga开发
1
内容概述:杭电计算机组成原理实验十一,基于FPGA的芯片设计,RISC-V模型机设计(R型、I型、U型基本运算指令、访存指令、转移指令,共37条),连接运算器、存储器、寄存器堆、控制器,包含源代码、仿真代码、管脚配置 开发环境:vivado2018,vivado2022也兼容vivado2018 适合人群:有数字电路基础,正在学习计算机组成原理课程的大学学生,有一定的vivado软件的使用经验
2024-06-19 00:01:56 27.5MB fpga开发 risc-v
1
基于模型的设计,使用Matlab 2016和TMS320F28335
2024-03-24 12:49:52 428KB DSP
1
基于PSIM的光伏矩阵MPPT通用模型的设计与应用.doc
1
领域模型驱动设计(DDD)之领域模型驱动设计(DDD)之模型提炼模型提炼
1
通用的数据模型讲解和资源,这类的资料太少了
2023-09-20 08:49:58 46.89MB 数据模型 建模 设计 模型
1