对自己的设计的实现方式越了解,对自己的设计的时序要求越了解,对目标器件的资源分布和结构越了解,对EDA工具执行约束的效果越
2023-03-28 11:33:37 157KB LabVIEW
1
Hello FPGA, FPGA学习教程
2023-03-27 22:11:57 50.92MB Hello FPGA
1
摘 要:本文采用Altera 公司的Stratix 系列FPGA 实现了一个三端口非透明型SDRAM 控 制器,该控制器面向用户具有多个端口,通过轮换优先级的设计保证了多个端口平均分配 SDRAM的带宽且不会降低传输速率。将访问SDRAM空间虚拟成一个简单的访问三口RAM 的操作,采用乒乓的DMA 传输机制大大提高了数据传输的带宽和效率。   1 引言   SDRAM 具有存储容量大、速度快、成本低的特点,因此广泛应用于雷达信号处理等需 要海量高速存储的场合,但是SDRAM 的操作相对复杂,需要有专门的控制器配合处理器 工作完成数据的存取操作。随着FPGA 技术的快速发展及其应用的普及,用
1
在双目立体相机中,利用图像处理计算场景深度信息是一项关键技术。通过研究立体视觉图像匹配原理,提出一种基于FPGA的立体图像实时匹配算法的实现方法。该算法以 Census变换为基础借助于像素在邻域中灰度相对值的排序进行相似度比较,来实现区域立体匹配;在左右一致性约束下采用多窗口相关匹配方法改善深度不连续图像的匹配质量,提高匹配准确度。利用FPGA流水线和并行处理技术实现了双目立体相机的实时图像匹配。结果表明,该图像匹配结构具有较高的吞吐率和处理速度,可以工作在97.3 MHz频率下实现1024×1024灰度
2023-03-27 16:14:19 395KB 工程技术 论文
1
USRP1、USRP2硬件相关所有资料,包括板载FPGA、AD等,对硬件设计和FPGA调整有很大帮助。
2023-03-26 17:58:12 17.82MB USRP1\2 FPGA
1
基于FPGA的掌静脉采集系统设计
2023-03-25 00:39:11 2.86MB Adaptive feedback control; Aliveness
1
16位可逆加减计数器设计,某知名984.5的FPGA课程大作业,quartus II + modelsim 仿真
2023-03-24 15:34:05 6.64MB 文档资料 fpga开发
1
本文通过一个嵌入式开发的工程师经验之谈,侧面生动详细的为正在学习嵌入式的读者提供学习帮助,希望对读者有所帮助
2023-03-24 11:55:03 139KB 嵌入式开发 工程师 FPGA EDA
1
针对跳频通信系统有固有噪声的特点,结合DDS+DPLL高分辨率、高频率捷变速度的优点,并采用Altera公司的Quartus-Ⅱ_10.1软件进行设计综合,提出了一种新型的跳频信号源。结果表明,该设计中DPLL时钟可达到120 MHz,性能较高,而仅使用了30个LUT和18个触发器,占用资源很少。
2023-03-24 08:56:23 420KB FPGA
1
跳频通信具有较强的抗干扰、抗多径衰落、抗截获等能力,已广泛应用于军事、交通、商业等各个领域。频率合成器是跳频系统的心脏,直接影响到跳频信号的稳定性和产生频率的准确度。目前频率合成主要有三种方法:直接模拟合成法、锁相环合成法和直接数字合成法(DDS)。
2023-03-24 08:42:30 313KB DDS 存储器 FPGA 文章
1