EDA技术实用教程 VHDL版(第四版) 潘松 科学出版社
2021-04-22 19:23:34 41.25MB EDA VHDL
1
基于EDA的六层电梯控制器 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_arith.all; entity dianti is port ( clk : in std_logic; --时钟信号(频率为2Hz) full,deng,quick,clr : in std_logic; --超载、关门中断、提前关门清除报警信号 c_u1,c_u2,c_u3,c_u4,c_u5: in std_logic; --电梯外人的上升请求信号 c_d2,c_d3,c_d4,c_d5,c_d6 : in std_logic; --电梯外人的下降请求信号 d1,d2,d3,d4,d5,d6 : in std_logic; --电梯内人的请求信号 g1,g2,g3,g4,g5,g6 : in std_logic; --到达楼层信号 door : out std_logic_vector(1 downto 0); --电梯门控制信号 led : out std_logic_vector(6 downto 0); --电梯所在楼层显示 led_c_u:out std_logic_vector(5 downto 0); --电梯外人上升请求信号显示
2021-04-21 23:14:48 35KB 控制器
1
十二届蓝桥杯 EDA设计 真题 设计题目资源包
2021-04-21 09:04:56 1.40MB 蓝桥杯 EDA 十二届
1
摘要: SPI 总线是一个同步串行接口的数据总线,具有全双工、信号线少、协议简单、传输速度快等特点。介绍了SPI 总线的结构和工作原理,对4 种工作模式的异同进行了比较,并着重分析了SPI 总线的工作时序。利用Verilog 硬件描述语言编写出SPI 总线的主机模块,经ModelSim 仿真得出相应的仿真波形。根据仿真波形分析,所设计的SPI 主机模块的功能是正确的。最后在Xilinx ISE 中对该模块进行综合与实现,并在FPGA 上完成了下载与验证。   引言   SPI(串行外围接口)总线,是一个同步串行接口的数据总线,它具有全双工、信号线少、协议简单、传输速度快等优点。由于串行总线
1
1.可容纳四组参赛者进行抢答,每组设置一个抢答按钮供抢答者使用。 2.电路具有第一抢答信号的鉴别和锁存功能。在主持人交系统复位并发出抢答指令后,若有一组先按下抢答开关,则该组指示灯亮并用组别显示电路显示抢答者的组别,同时扬声器发出“嘀嘟”的双音音响,且持续2~3秒。此时,电路具备自锁功能,使他组的抢答开关不起作用。 3.具有计分功能,使每组在开始时的分数预置成100分,抢答后由主持人计分,答对一次加10分。
2021-04-19 16:13:55 1.01MB EDA 抢答器 竞赛
1
周立功 出的Smart SOPC FPGA平台实验手册。从点亮LED开始教学。非常细致。
2021-04-18 14:13:10 103.75MB EDA FPGA QUARTUS
1
基于EDA的汽车尾灯控制系统,采用verilog语言以及QuartusII开发环境
2021-04-18 14:06:11 334KB EDA,汽车尾灯控制系统
1
本文采用EDA设计方法,把数字频率计系统组建分解成若干个功能模块进行设计描述,选用Altera公司生产的FPGA产品FLEX10K系列的 EPF10K10LC84-4芯片,下载适配后,便可以在数码管上显示出待测频率的数值。实验证明,其软件设计思想清晰,硬件电路简单,具有一定的实用性。
2021-04-17 16:34:15 64KB EDA技术 数字频率计 课程设计 文章
1
Mentor HLS Bluebook Software Version v10.4a September 2019
2021-04-16 19:24:11 14.03MB EDA
1
非常经典的一款分频程序,绝对实用 功能:对输入时钟clock进行F_DIV倍分频后输出clk_out。 其中F_DIV为分频系数,分频系数范围为1~2^n (n=F_DIV_WIDTH) 若要改变分频系数,改变参数F_DIV或F_DIV_WIDTH到相应范围即可。 若分频系数为偶数,则输出时钟占空比为50%; 若分频系数为奇数,则输出时钟占空比取决于输入时钟占空比和分 频系数(当输入为50%时,输出也是50%)。
2021-04-16 15:29:42 2KB EDA 任意整数 分频器
1