《基于FPGA的数字频率计设计》 本科时候的EDA课程期末大作业,内含完整报告,代码,PCB和原理图,压缩包是我完整提交给老师的部分。 *利用QuartusII开发软件,使用Verilog 程序编写。 频率计的核心测频模块采用了基于 FPGA 大规模可编程逻辑器件的 EDA 设计技术,依据自上而下的设计方法,将测频模块按照实现功能的不同划分成了多个子模块,用 Verilog 程序实现了每个子模块的功能,最后通过顶层设计文件中的元件例化语句将各个模块连接起来形成了测频模块的完整 Verilog 程序设计。 可以参考
2021-05-06 16:07:46 28.3MB EDA FPGA
1
这个是课设的项目。硬件是DE2-115。所用的语言是Verilog。已经用modelsim仿真通过了,里面每个小功能提供有testbench文件。。。编译下载到开发板也成功了 。代码思路清晰,每个模块都调用都写的清楚。。。有问题可以留言,空的话会协助解决。请不要用于商业。
2021-04-27 17:35:28 7.13MB DE2-115 FPGA Verilog
1
在电子技术中,频率是最基本的参数之一,很多电参量测量的方案和结果都跟它有着密切的关系,在实际的硬件设计中常常用到的器件较多,这样会产生比较大的延迟,造成测量误差、可靠性差,所以对于频率的测量是非常重要的。 我们设想将单片机用于频率计的设计当中,这样可以使得这个频率计更加的智能化,能够测量一个更宽的邻域和更高的精度。对比于由分离元件搭接而成的传统频率计,数字频率计具有跟好的稳定性,更快和更准确的运算精度,实现对信号频率的准确测量。 本次设计就是介绍了以51单片机作为核心器件,以及各个功能模块包括主控模块、三极管放大电路、整形电路、分频电路、LED显示模块等的频率计设计。设计中采用的Protel绘图软件绘制的频率计的硬件电路部分,软件部分的单片机的控制程序是用汇编语言编写而成。为了提高测量频率的范围,本设计采用了模块化的设计方法。最后频率计装置通过综合调试,能够实现所有要求的功能,完全满足本次毕业设计的要求.
2021-04-24 19:02:01 488KB 毕业设计 单片机
设计制作一个单片机数字频率计进行频率的自动测量并用数码管显示被测信号的频率,测频范围为1HZ~2MHZ。
2021-04-16 21:16:04 1.97MB AT89S52单片机 频率计
1
模拟电子技术,数电,课程设计 设计的方案选择与论证 方案论证 (1) 方案一 软硬件相结合的实现法,主要的部件有 AT89C51 单片机芯片、74HC164 驱动数码显示寄存器芯片、74LS48 位选芯片,放大电路,计数电路,LED 数码管和一些电容、电阻等组成。该方案可以测量多个通带的信号,通过同步门和功能切换部分电路对电路进行分时复用。用两个计数器实现时间计数和事件计数分开。在有必要的显示其他通道的测量结果的时候另一个通道的数据会被存在单片机里。并可以通过键盘进行相应的设置。 (2) 方案二 纯硬件实现法,主要的部件有双稳态触发器MC4583B 、计数/译码芯片CD4026 ,双级型双时基器NE556、双互补对称反相器CD4007 、集成稳压器7805、六位数码管和一些电容、电阻等组成。通过对输入信号隔直、放大、整形处理后输出适合计数器输入信号的要求,即满足 TTL 电平输入要求。通闸门信号产生电路输出信号来控制计数器的开始、停止、清零。最后通过六位共阴极数码管对计数器所计得的脉冲个数显示出来。
2021-04-08 08:48:33 379KB 频率计
1
在科研和装备的检测工作中经常需要产生一些频率固定或可变的信号,本设计由单片机、编码器、按键、显示器产生所需频率的信号,同时也可以测量输入信号频率。实际应用表明,本数字信号源电路简单、操作使用简便、性能稳定可靠,能够很好满足科研和实验的要求。
1
基于FPGA的高精度频率计设计的毕业论文,其中包括了完整的格式要求和设计说明书,还有参考文献,请注意修改。
2020-01-03 11:42:09 662KB FPGA 高精度频率计
1
51单片机频率计设计
2020-01-03 11:37:19 309KB 51单片机 频率计
1
了解数字频率计测频率与测周期的基本原理;熟练掌握数字频率计的设计与调试方法及减小测量误差的方法。
2019-12-24 03:06:32 349KB 放大控制,时基电路
1