完整的工程文档,平台是QuartusⅡ13.0,完整的DDS代码,包含四种波形输出,打开应用编程即可实现,亲尝试
2019-12-21 19:54:58 411KB Quartus;DDS
1
在详细阐述正弦脉宽调制算法的基础上, 结合DDS 技术, 以Actel FPGA 作为控制核心, 通过自然采样法比较1 个三角载波和3 个相位差为1 200 的正弦波, 利用Verilog HDL 语言实现死区 时间可调的SPWM 全数字算法,并在Fushion StartKit 开发板上实现SPWM 全数字算法。通过逻辑分析 仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
2019-12-21 19:23:10 389KB Actel FPGA,SPWM,DDS,Verilog HDL
1
能够实现正弦波、方波、三角波、反三角波波形
2019-12-21 18:57:45 15KB FPGA dds Verilog
1
经过我测试通过的,用VHDL编写DDS,模块鲜明,非常适合新手学习
2019-12-21 18:49:03 398KB FPGA DDS LPM_ROM 数字频率
1
鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题
2010-07-26 00:00:00 16MB FPGA DDS 信号发生器
1