FPGA中主要模块包含:时钟模块、OV7670初始化模块、DVP协议数据流模块、写FIFO模块、写FIFO控制模块、SDRAM控制模块、读FIFO模块、读FIFO控制模块、VGA控制模块。 其中OV7670初始化模块、DVP协议数据流模块和VGA控制模块都在本专题博客中写过,这里不再赘述。写FIFO和读FIFO模块使用的IP核,都是宽度16位,长度256,其中读FIFO使用的是showahead模式。SDRAM控制器漆面的博客也写过,这边做了一些改动,添加了一些需要的信号。 其整体流程为:启动时先对摄像头进行初始化设置,初始化完成后,FPGA从摄像头获取一帧一帧的图像数据,根据数
2021-04-22 15:26:05 178.54MB fpga verilog ov7670 vga
1
OV7670模块资料,适用于野火LInux开发板配套摄像头
2021-04-21 14:02:17 58.62MB 摄像头 ov7670
1
OV7670中文手册,对E文不好的有用!
2021-04-20 16:36:42 710KB OV7670
1
摄像头模拟电路原理图。普通的资料看看就行,关于该摄像头Risym OV7670模拟电路以及原理图。
2021-04-20 16:31:55 39KB PDF
1
基于STM32CUBE,参考正点原子的例程,驱动ov7670(不带FIFO),用HAL库驱动,图像非常完美。
2021-04-20 13:30:26 31.22MB STM32CUBE HAL ov7670 STM32F4
1
OV7670摄像头模块负责图像的实时釆集工作。OV7670内部相关寄存器的配置信息被写入到控制模块,在程序运行时通过I²C总线与OV7670的I²C接口进行信息交互,将OV7670初始化为VGA分辨率、输出RGB565格式数据的模式。釆集到的图像信息经过写FIFO后,在釆用Verilog HDL设计的SDRAM控制器的控制下,被送至SDRAM进行存储。图像数据经过图像处理模块(Robert)被发送到VGA控制器,经VGA接口电路,显示在VGA显器上。
2021-04-17 19:10:03 8.16MB Robert FPGA Verilog
1
OV7670_datasheet(中文版)
2021-04-16 09:03:09 584KB OV7670 摄像头 fpga
1
OV7670循迹,获取黑线中心位置
2021-04-14 19:48:59 395KB 摄像头 循迹 黑线
1
器件:STM32F103 OV7670 TFT 功能说明:识别车牌号码,并能够计算停车时间,费用 资料内容:包含程序源码,电路图原文件,使用说明,测试车牌
2021-04-14 09:03:03 1.90MB 单片机 stm32 车牌识别
基于stm32f4与ov7670的实时显示,图像输出的分辨率为320*240
2021-04-10 21:43:37 36.42MB stm32f407
1