将比较器输出信号送给FPGA,通过等精度测量法实现信号频率的测量,能够实现的测量范围在1Hz-100MHz,精度在百分之0.5以内。
1
基于FPGA的数字频率计,采用VHDL实现,通过8位数码管显示
2021-05-18 17:24:06 845KB 频率计 VHDL
1
数电课设简易数字频率计
2021-05-17 12:02:51 376KB 数字频率计
1
数字频率计(eda quartus II实现)
2021-05-16 21:17:16 67KB EDA 数字频率
1
(1) 对于频率测试功能,测频范围为0.1 Hz~70 MHz;对于测频精度,测频全域相对误差恒为百万分之一。 (2) 对于周期测试功能,信号测试范围与精度要求与测频功能相同。 (3) 对于脉宽测试功能,测试范围为0.1 μs~1 s,测试精度为0.01 μs。 (4) 对于占空比测试功能,测试精度为1%~99%。
2021-05-15 10:39:17 213KB 等精度 数字 频率计 设计
1
单片机课程设计基于51单片机的数字频率计资料.7z
简易数字频率计设计报告
2021-05-12 09:02:07 5.56MB 数字频率计
1
基于VHDL语言编写的直接式数字频率计,简单直接,适于初学者学习使用。
2021-05-11 21:24:43 147KB VHDL 频率计
1
重庆大学唐治德数字频率计设计(protues),思路简单,焊接方便,用icm555、74LS48、74hc273、74hc160、74hc74设计
1
基于51单片机的数字频率计设计
2021-05-10 22:02:38 227KB 单片机
1