MIPS处理器的verilog实现,这里是单周期的运作方式,流水线的运作方式后续放出。工程是ISE编辑的。
2022-01-06 10:47:32 724KB MIPS 处理器 verilog
1
【计组实验】P1 logisim完成单周期处理器开发 MIPS指令集-附件资源
2021-12-21 20:19:09 23B
1
【计组实验】P1 logisim完成单周期处理器开发 MIPS指令集-附件资源
2021-12-20 17:27:46 106B
1
【计组实验】P1 logisim完成单周期处理器开发 MIPS指令集-附件资源
2021-11-18 18:54:43 23B
1
【计组实验】P1 logisim完成单周期处理器开发 MIPS指令集-附件资源
2021-07-05 17:51:26 106B
1
由简单与非门等搭建单周期cpu 实验目的: 进一步理解数据通路、控制通路等基本概念 掌握处理器中控制器的基本设计方法 进一步理解单周期处理器以及多周期处理器的工作原理和设计思路 实验要求: 设计和实现一个单周期处理器(60%) 可执行至少7条MIPS指令,add、sub、ori、lw、sw、beq、j 编写测试程序的二进制代码,测试实现的电路 撰写实验报告,dead line:5.19 设计和实现一个多周期处理器(40%) Dead line:6.6 实验环境: PC + Logisim
2021-07-02 04:12:57 510KB 单周期处理器 logisim
1
文件为本人原创设计,欢迎共同学习分享。logisim平台下实现的单周期处理器,能够完美实现基本指令操作,内含7段数码管设计,操作方便直观。 1.处理器应支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j。 a)addu,subu可以不支持实现溢出。 2.处理器为单周期设计。
单周期处理器(CPU),支持以下指令:lw、sw、beq、addi、add、sub、and、or、slt。使用的开发环境是vivado,文件在压缩包中的single_cycle_processor.xpr内。压缩包内有单周期CPU的示意图。
2021-05-31 10:10:08 504KB systemverilog cpu 单周期处理器
1
文件为本人原创设计,欢迎共同学习分享。logisim平台下实现的单周期处理器,能够完美实现基本指令操作,内含7段数码管设计,操作方便直观。 1.处理器应支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j。 a)addu,subu可以不支持实现溢出。 2.处理器为单周期设计。
2021-05-22 16:20:57 335KB 原创logisim单周期处理器设
1