使用软件翻译的AD9739A中文数据手册,中英文双语,和原来的英文数据手册排版一致,其中会有个别词汇翻译有误,不影响理解。
2022-06-30 08:47:01 9.98MB AD9739A 数模转换器
1
ADC0804是一个早期的A/D转换器,因其价格低廉而在要求不高的场合得到广泛应用。ADC0804是一个8位、单通道、低价格A/D转换器,主要特点是:摸数转换时间大约100us;方便的TTL或CMOS标准接口;可以满足差分电压输入;具有参考电压输入端;内含时钟发生器;单电源工作时(0V~5V)输入信号电压范围是0V~5V;不需要调零,等等。
2022-06-21 13:37:26 63KB 数模转换器
1
随着计算机技术的发展,电子设计自动化(EDA)技术得到了广泛的应用。EWB电子工作台作为一种功能强大的EDA计算机辅助设计和仿真软件[1],与其他电路仿真软件相比较,具有功能全面、界面直观、操作方便等优点。 DAC作为沟通模拟量和数字量的桥梁,在各种检测、控制和信号处理等技术领域得到日益广泛的应用。本文采用Electronics Workbench(EWB)构造了DAC的仿真模型,并给出了仿真结果。 1 仿真原理 DAC主要由模拟电子开关、电阻解码网络、求和运算放大器和基准电压源(或恒流源)组成,如图1所示。位权网络目前用得较多的是T形电阻网络,一个D/A转换器要使输出的模拟电压与
1
DAC7512是TI公司生产的具有内置缓冲放大器的低功耗单片12位数模转换器。其片内高精度的输出放大器可获得满幅(供电电源电压与地电压间)任意输出。DAC7512带有一个时钟达30MHz的通用三线串行接口,因而可接入高速DSP。其接口与SPI、QSPI、Microwire及DSP接口兼容,因而可与intel系列单片机、Motorola系列单片机直接连接而无需任何其它接口电路。 由于DAC7512串行数模转换器可选择供电电源来作为参考电压,因而具有很宽的动态输出范围,此外,DAC7512数模转换器还具有三种关断工作模式。正常工作状态下,DAC7512在5V电压下的功耗仅为0.7mW,而省电状态
1
数模转换器DAC处理的原理及实例,包括一、D/A转换器的基本原理及分类;二、输出电压与数字量的对应关系;三、D/A转换器的主要性能指标;四、芯片实例;五、在时间域和频率域中示意图
2022-05-16 01:49:35 715KB 音视频处理 信号处理
1
这是一个DAC0832与uA741组合而成的数模转换器
2022-05-15 19:01:05 80KB DAC0832
1
本设计分享的是基于DAC0832数模转换器原理图/pcb源文件,方便网友DIY制作。DAC0832是采样频率为八位的D/A转换芯片,集成电路内有两级输入寄存器,使DAC0832芯片具备双缓冲、单缓冲和直通三种输入方式,以便适于各种电路的需要(如要求多路D/A异步输入、同步转换等)。DAC0832数模转换器电路 PCB实物截图: DAC0832数模转换器电路 PCB截图:
2022-04-13 10:49:25 818KB 数模转换器 dac0832 电路方案
1
1、利用数/模转换器DAC0832分别构造2种波形:正弦波、方波、锯齿波,并通过示波器来观察波形情况。   2、软件编程提示: 方波:实验要求在DOUT端输出方波信号,方波信号的周期由延时时间常数确定。 根据Vout =-〔VREF×(输入数字量的十进制数)〕/256,当数字量的十进制数为256(FFH)时,由于VREF =-5V,Vout = +5V。当数字量的十进制数为0(00H) 时, 由于VREF = - 5V,Vout = 0V。因此,只要将上述数字量写入DAC0832端口地址时,模拟电压就从DOUT 端输出 。
2022-04-13 10:17:28 4.04MB 单片机
1
使用3.3V电源供电的现代逻辑系统有时运行在工业环境,可能需要±10V的电压驱动,例如PLC、发送器、电机控制等。满足这一需求的一种方法是选择能够提供±10V电压摆幅的DAC,但更好的方法是使用3.3V的DAC,然后将其输出放大到±10V,理由是: 3.3V DAC比±10V DAC具有更高的逻辑完整性。 3.3V DAC具有更高速率的逻辑接口,可以解脱微控制器部分任务使其处理其它工作。 DAC有可能集成在一个大规模、3.3V供电的芯片内(如微控制器),无法提供±10V输出摆幅。 外部负载可能要求一定的输出电流驱动,或驱动容性负载,而±10V DAC无法达到这一需求。
2022-04-06 22:35:13 1.3MB 电路方案
1
为了达到高速数/模转换器(DAC)的性能,需要严格满足数字信号的时序要求。随着时钟频率的提高,数字接口的建立和保持时间成为系统设计人员需要重点关注的参数。本应用笔记对建立和保持时间进行详尽说明,因为这些参数与Maxim的高性能数据转换方案密切相关。   建立时间(tS)是相对于DAC时钟跳变,数据必须达到有效的逻辑电平的时间。保持时间(tH)则定义了器件捕获/采样数据后允许数据发生变化的时间。图1给出了相对于时钟上升沿的建立和保持时间。特定器件的时钟信号有效边沿可能是上升/下降沿,或由用户选择,例如MAX58?5 16位、500Msps、插值和调制双通道DAC,CMOS输入。   采用CM
1