为了对线性时不变系统进行频率特性进行测试,本设计提出了一种低成本、面向学生的频率特性测试仪的设计方案,本仪器为基于FPGA及高速ADC/DAC构建的数字频率特性测试仪系统。其通过DDS产生正弦扫频信号,经高速DAC转换输出,被测网络响应信号由ADC采集后输入FPGA,得出信号经被测网络后产生的幅度变化和相位变化。本仪器具有0~20 MHz的扫频范围、±40 dB输入增益范围、5°相位分辨率、可实时显示被测网络的幅频特性曲线和相频特性曲线,并可将测试结果保存为文件。本设计成本低、易实现、具有较强的可扩展性,可很好地满足目标人群的要求。
1
2013电子竞赛E题-简易频率特性测试仪-设计方案1及报告1
2021-07-24 09:05:28 2.69MB 竞赛试题
1
2013电子竞赛E题-简易频率特性测试仪-设计方案2及报告2
2021-07-24 09:05:28 2.62MB 设计大赛
1
2013电子竞赛E题-简易频率特性测试仪-设计方案3及报告3
2021-07-24 09:05:28 2.15MB 电子设计大赛
1
2013电子竞赛E题-简易频率特性测试仪-设计方案4及报告4
2021-07-24 09:05:27 1.8MB 电子竞赛
1
简易频率特性测试仪 获奖作品 2013年电子设计大赛E类题目
2021-07-23 16:06:51 389KB 仪器仪表
1
基于DDS和FPGA的频率特性测试仪.pdf
2021-07-13 14:05:32 547KB FPGA 硬件技术 硬件开发 参考文献
protel99se原创电路图PCB图 简易频率特性测试仪 .
2021-05-26 12:24:16 39KB 电路 测试
1
频率特性测试仪模块AD设计 Altium设计 硬件原理图+PCB文件,,Altium Designer 设计的工程文件,包括原理图及PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。
2013年全国大学生电子设计竞赛简易频率特性测试仪E题优秀论文
2019-12-21 21:31:58 7.04MB 电子设计
1