只为小站
首页
域名查询
文件下载
登录
FIR数字滤波器
设计一个1MHz的FIR低通滤波器。 ① 时钟信号频率16MHz; ② 输入信号位宽8bits,符号速率16MHz;
2021-05-23 20:06:10
52KB
verliog
1
ALU
verliog
代码
这是使用verilog编写的ALU的代码
2021-04-15 00:30:04
488KB
计算机组成
ALU
verilog代码
1
verliog
设计实现实时时钟DS1302的驱动工程源码,quartus11.0G工程文件,FPGA为CYCLONE4E ep4ce15f17c8.rar
verliog
设计实现实时时钟DS1302的驱动工程源码,quartus11.0G工程文件,FPGA为CYCLONE4E ep4ce15f17c8,可以做为你的设计参考。
2021-02-26 09:05:24
3.52MB
verliog实时时钟DS130
DS1302的驱动工程源码
实时时钟DS1302
verliog设计实现
VIVADO DDS IP核设置
主要讲述了VIVADO 软件中DDS IP核的设置方法和设计流程,以正弦波为例。说明了dds核频率控制字和相位控制字的计算,并利用VIVADO自带的仿真软件编写了测试向量进行了仿真,给出了仿真结果。
2019-12-21 21:45:23
223KB
vivado
dds
verliog
正弦波
1
个人信息
点我去登录
购买积分
下载历史
恢复订单
热门下载
IEEE 39节点系统的Simulink模型
python实现的学生信息管理系统—GUI界面版
(推荐)小爱触屏音箱LX04_2.34.5-官改-(开发版)SP5
Vivado永久激活license(亲测可用)包(搜集的全部可用LICENSE)
基于FPGA的DDS信号发生器设计(频率、幅度、波形可调)
elsevier 爱思唯尔 系列期刊的word模板,template,单栏,双栏
夏天IC助手1.8你们懂的
Spring相关的外文文献和翻译(含出处).zip
基于Servlet+jsp+mysql开发javaWeb学生成绩管理系统
基于Matlab的PI/4 DQPSK的调制解调源代吗
基于ray filter的雷达点云地面过滤ROS节点
MATLAB车牌识别系统
模型预测控制MPC(模型预测电流控制,MPCC)的simulink仿真,2016b版本
copula程序及算法.zip
拾荒者扫描器.zip
最新下载
GaussDB_100_1.0.1-DATABASE-EULER20SP8-64bit.tar.gz
MTK手机秒解BL锁及备份整部手机软件Act UnlockTool V3.0
flowable-designer-5.22.0.rar
最新动手玩转Scratch2.0编程(最新中文PDF教程+sb2源码)
db-4.7.25.tar.gz
HyperTransport
蒙古国苏木界线,矢量数据,shape格式,shp
VB修改IP地址源码实例
小兵以太网测试仪源码
扩散光层析DOT TOAST
其他资源
2017年-2020年英语六级真题
vue+springboot网页商城项目
python 邻接矩阵三种方法实现有向图、无向图,并绘图显示
RSA加解密算法 C语言实现
VITA65 Standard
Verilog HDL电梯控制 数字系统课设
遗传算法的图像处理
MkBus 模拟器
购物车接口文档测试
多校区局域网报告.docx
SPI总线协议规范
jna-4.4.0.jar
云计算领域顶会-附件资源
基于RNA遗传算法的双倒立摆1型/ 2型模糊逻辑系统优化。
去教育版2002-2014.zip
FFmpeg x86 x64库
暨南大学考博试题计算机应用技术答案
Protel网络表转换为PADS网络表的工具
Seaiq Open安装海图步骤.pdf
matlab实现循环谱
分布式机器学习
(eWiley) Optimum Array Processing
java写的门禁系统源代码.rar