基于SOPC的电子时钟日历 使用了niosII 和 sopc build 电子钟 还有设置年月日时分秒
2021-05-25 17:20:10 9.41MB sopc NiosII 电子钟 FPGA
1
摘 要:Verilog是广泛应用的硬件描述语言,可以用在硬件设计流程的建模、综合和模拟等多个阶段。随着硬件设计规模的不断扩大,应用硬件描述语言进行描述的CPLD结构,成为设计专用集成电路和其他集成电路的主流。通过应用Verilog HDL对多功能电子钟的设计,达到对Verilog HDL的理解,同时对CPLD器件进行简要了解。 本文的研究内容包括: 对Altera公司Flex 10K系列的EPF10K 10简要介绍,Altera公司软件Max+plusⅡ简要介绍和应用Verilog HDL对多功能电子钟进行设计。 关键词:多功能电子钟;硬件描述语言 Abstract:Verilog is the most widely used hardware description language.It can be used to the modeling, synthesis, and simulation stages of the hardware system design flow. With the scale of hardware design continually enlarging, describing the CPLD with HDL become the mainstream of designing ASIC and other IC.To comprehend Verilog HDL and get some knowledge of CPLD device, we design a block with several functions with Verilog HDL. This thesis is about to discuss the above there aspects: Introduce the EPF10K 10 of Flex 10K series producted by Altera Corporation simply. the software Max+plusⅡ,Design the block with several functions with Verilog HDL. Keywords: block with several functions; hardware description language ******************************************* 目  录 1 引言 2 1.1课题的背景、目的 2 1.2 课题设计环境 2 2 EPF10K 10相关说明及VERILOG HDL简介 2 2.1 EPF10K 10相关说明 2 2.2 VERILOG HDL硬件描述语言简介 4 3应用VERILOG HDL描述的多功能电子钟 5 3.1功能描述 5 3.2 源程序 6 3.3模块仿真 13 4 应用VERILOG HDL描述的多功能电子钟功能模块及仿真 15 4.1 计时模块 15 4.2 闹铃设置模块 17 4.3 校时模块 19 4.4 秒表功能模块 22 4.5 整点报时模块 25 4.6 闹铃屏蔽及响铃功能 27 4.7 秒表提示铃声功能 28 5结束语 30 6致谢 30 参考文献 31
1
用maxplus2设计的电子钟,包含闹钟等模块,用动态扫描完成,希望对大家有用。
1
基于51单片机的4位LED数字电子钟。多次使用中断。
2021-05-23 16:42:59 40KB 4位LED数字电子钟
1
这是第八届蓝桥杯单片机组省赛的编程开发题,分为两个版本,一个是个人版,一个是官方版。
2021-05-22 13:02:52 258KB C语言 蓝桥杯 单片机 嵌入式
1
基于C51单片机电子钟原理图.PcbLib
2021-05-21 11:02:37 102KB c51
1
基于51的电子钟电路原理图.SchDoc
2021-05-21 11:02:37 211KB 51
1
基于51单片机的电子钟电路图.Schlib
2021-05-21 11:02:36 4KB C51
1
基于8255芯片制作的电子钟 方便学生下载 一下即用
2021-05-21 09:13:06 2KB 8255
1
自己写的电子钟程序,汇编语言,有仿真图和keil3文件,第一个键是设置键,第二个是模式,第三个是小时加,第四个分钟加,第五个是设置退出键。当闹钟响是,按模式键可以停止响铃…… 程序很简单,自己看看
2021-05-19 21:56:45 50KB 调时 定时 闹钟 整点报时
1