基于FPGA的数字电子琴——数电小系统设计【数字电子技术】(使用Vivado中的verilog语言)实验设计代码文件(全)。 该文件适合初学数字电子技术的同学学习使用和参考。 实验文件代码有限,如果需要改动代码请认真学习后再使用,以防出现无法成功使用的情况出现。
2023-03-22 15:19:31 967KB Vivado verilog 数字电子技术 数电实验
1
数字电子技术(杨志忠) 电子教案 数字电子技术电子教案(第二版)杨志忠 数字电子技术电子教案(第三版可参考)杨志忠 10章内容全部覆盖,针对学生自学、教师授课 你的满意我的追求
1
数字电子技术基础(阎石 第5版)数字电子技术基础(阎石 第5版)数字电子技术基础(阎石 第5版)
2023-02-10 23:56:13 27.3MB 数字电路 数字电子 verilog
1
很好的数字技术期末考试哦数字电路与逻辑设计模拟题 一、 选择题 1、(36.7)10 的8421BCD码为。() A、(0110110.101)8421BCD B、(0011110.1110)8421BCD C、(00110110.0111)8421BCD D、(110110.111)8421BCD 2、与(6B.2)16相对应的二进制数为() A、(1101011.001)2 B、(01101010.01)2 C(11101011.01)2 D、(01100111.01)2 3、在BCD码中,属于有权码的编码是() A、余3码 B、循环码 C、格雷码 D、8421码 4、如图1-1所示门电路,按正逻辑体制,电路实现的逻辑式F=() 5、如果1-2所示的波形图,其表示的逻辑关系是() 6、下列器件中,属于组合电路的有() A、计数器和全加器 B、寄存器和比较器 C、全加器和比较器 D、计数器和寄存器 7、异或门F=A B两输入端A、B中,A=0,则输出端F为() A、A B B、B C、 D、0 8、已知4个组合电路的输出F1~F4的函数式非别为:F1=AB+ C, F2=AB+ CD+BC,F3= +B ,F4=(A+ )•( + ),则不会产生竞争冒险的电路是( ) A、电路1 B、电路2 C、电路3 D、电路4 9、边沿触发JK触发器的特征方程是() A、θ = +k B、θ = + C、θ =J + D、θ =J +K 10、用n个出发器件构成计数器,可得到的最大计数长度为(
2023-02-09 09:48:24 656KB 数字技术期末考试
1
《数字电子技术基础》(第二版)是介绍数字电子技术相关知识的书。本书是高等职业教育电子技术技能培养规划教材丛书之一,是国家工业和信息化高职高专“十二五”规划教材立项项目的书籍。
2023-01-28 10:35:56 5.99MB 电子技术基础
1
《数字电子技术基础》第五版 阎石主编 高等教育出版社出版
2022-12-28 21:58:17 11.02MB 数字电子技术基础 阎石 第五版
1
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。
1
包含数字石英钟设计的原理图,由Protel 99 se所作的原理图。该石英钟具有显示星期、时、分、秒,整点报时,手动校时,开关防抖动等功能。这是数字电子技术课程设计必备的好东西!
2022-12-22 16:39:50 2.55MB 数字石英钟
1
实验七 计数器、译码、显示电路 一、实验目的 1.学习用触发器和门电路设计逻辑电路。 2.掌握时序逻辑电路的设计步骤。 二、实验仪器及材料 1.实验仪器设备:双踪示波器、数字万用表、数字电路实验箱 2.器件: 74LS248 显示译码器 1片 74LS112 双 JK触发器 2片 74LS00 二输入端四与非门 1片 74LS161 计数器 2片 74LS20 四输入端二与非门 1片 三.预习要求: 1) 复习有关计数器、译码、显示电路的有关内容。 2)熟悉74LS161、74LS13用实验内容3中构成的8421码十进制计数器,再与74LS248七段译码器和LN526RK显示器接成一位十进制计数、译码和显示系统。清零后,逐个输入单次脉冲,观察显示器所显示的数字是否逐一递增,是否遵循十进制计数规律。
2022-12-18 19:04:19 164KB 电子 数字电子技术基础
1
一、实验目的 1. 掌握555时基电路的结构和工作原理,学会对此芯片的正确使用。 2. 学会分析和测试用555时基电路构成的多谐振荡器,单稳态触发器,旋密特触发器等三种典型电路。 二、实验仪器及材料 1. 实验仪器设备:双踪示波器、数字万用表、数字电路实验箱 2. 器件 NE555 双时基电路 2片 电阻、电容 若干 三、预习要求 1.了解555的工作原理; 2.并掌握由555构成的多谐振荡器,单稳态触发器,旋密特触发器等三种典型电路。 四、实验原理 本实验所用的时基电路芯片为NE555管脚功能如图8.1所示,内部结构简图如图8.2所示。各管脚的功能简述如下: TH-高电平触发端:当TH端电平大于2/3V ,输出端OUT呈低电平,DIS端导通。 低电平触发端:当端电平小于1/3V时,OUT端呈现高电平,DIS端关断。 复位端 OUT端输出低电平, DIS端导通。 VC-控制电压端:VC接不同的电压值可以改变TH,的触发电平值。
2022-12-18 19:04:18 795KB 数字电子技术基础
1