基于Verilog的ad7606的8通道并行同步采样,20K采样率(可调),modelsim仿真通过,包含仿真结果图
2019-12-21 22:15:35 8.24MB ad7606 Verilog 仿真
1
STM32F407 双ADC同步采样,TIM3触发,DMA中断存储,使用战舰开发板,程序是从安富莱改过来的。不用改配置直接可以用,从USART1以1115200输出结果。主要可用于交流采样
2019-12-21 20:27:01 6.04MB F4 同步采样
1
基于stm32f4定时器3的TRGO溢出中断触发双ADC多通道规则同步采样,ADC采样数据经DMA的TCIF中断接收处理,本代码已经经过项目测试。
2019-12-21 20:04:39 3KB STM32F4 ADC DMA
1
对两路信号进行ADC同时采样。由于一路信号将作为参考信号解调另一路信号,所以要确保两路信号的每次采样是同时进行的。所以,需要将ADC设置成“多重ADC模式”中的“规则同时模式”下的“双重ADC模式”(ADC_DualMode_RegSimult)。由于待采样的信号心率范围不确定,但是又要求每次采样之间的时间间隔较为精确,故需要ADC采样率可调但是又不能简单的使用delay()函数,所以要求ADC的每次转换由定时器触发(ADC_ExternalTrigConvEdge_Rising)。 资源参考:https://blog.csdn.net/kai73/article/details/86763320
2019-12-21 20:02:31 2.14MB stm32f4 定时器触发 规则同步采样 ADC
1