数字逻辑课程设计之四路抢答器.DSN
2023-12-10 19:30:55 234KB
1
IP核芯志 数字逻辑设计思想,值得学习的FPGA资料。很好的一本书
2023-11-27 22:56:41 48.88MB
1
1.时钟输入采用实验箱的1Hz信号(在电源开关下面),分别测试两片74x161的逻辑功能。由于数码管不能显示A-F,所以用LED灯显示计数器的输出状态。 2.将两片74x161进行级联,实现模256计数器,用LED灯显示计数器的输出状态。 3.用两片74x161分别实现模6和模10计数器,用数码管显示计数器的输出状态。再将两片74x161进行级联,实现模60计数器,用数码管显示计数器的输出状态。 4.拓展题:任选一个设计下列十进制计数器:模24、模28、模29、模30、模31、模100。
2023-11-23 15:24:17 1.5MB verilog fpga 数字逻辑
1
1.3-8译码器的设计和实现。 2.4位并行进位加法器的设计和实现。 3.两输入4位多路选择器的设计和实现。 4.拓展:3输入多数表决器设计和实现。 实验要求如下: 1.采用Verilog语言设计,使用门级方式进行描述。 2.编写仿真测试代码。 3.编写约束文件,使输入、输出信号与开发板的引脚对应。 4.下载到FPGA开发板,拨动输入开关,观察Led灯的显示是否符合真值表。
2023-11-23 15:23:33 1.85MB Verilog FPGA 数字逻辑
1
1.逻辑输入采用实验箱的K1-K11,逻辑输出接L1-L10。测试实验箱上的HD74LS04P(非门)、SN74LS32N(或门)、SN74LS00N(与非门)、SN74HC86N(异或门)、SN74HC153(数据选择器、多路复用器)的逻辑功能。 2.采用小规模逻辑器件设计一位数据比较器:设一位数据比较器的输入为A、B,比较A>B,A=B,A
2023-11-23 15:15:10 1.84MB 数字逻辑 Verilog
1
(正负相对,余全完) 消冗余项 (长中含短,留下短) (最简与或式) (正负相对,余全完) 添冗余项: 添冗余项:  合并项: A
2023-11-18 22:00:57 2.81MB 数字逻辑
1
数字逻辑 数字电路 习题答案 详细解答。。。 容易理解。。。 一看就懂。。。
2023-10-18 16:55:15 827KB 数字逻辑 数字电路
1
侯伯亭版VHDL语言经典教程《VHDL硬件描述语言与数字逻辑电路设计(第三版)》
2023-09-07 15:39:10 24.9MB VHDL 数字逻辑电路
1
数电课设:简易洗衣机控制电路 基于proteus7.5绘制,内含DSN文件和设计报告,可实现: 1.能够控制洗衣机电机的运转,控制电路的工作模式有洗涤模式、甩干模式2种。 (1)洗衣模式的工作顺序为: 启动→反转→暂停→正转→暂停→反转......循环直到洗衣时间到。 其中正转的时间为学号后两位数字+10秒,反转的时间为学号后两位数字+8秒,暂停时间均为5秒,用2位数码管显示每一步时间。运行总时间为学号后三位数字,例如尾数是201,总时间即为2分01秒;224即为2分24秒。 (2)甩干模式时,甩干指示灯亮,运行时间为学号后三位同洗衣模式时间。 (3)用3种不同颜色LED表示电机正、反转及甩干工作状态。洗涤模式下,甩干指示灯不亮;甩干模式下,电机正转(或反转)指示灯及甩干指示灯亮。 2.用3位数码管显示洗涤、甩干时间,对工做过程做倒计时显示,时间到电机停机,所有时间显示数码管显示为0,并发出声音提示,同时工作状态LED指示灯熄灭。提示声音要求洗涤模式和甩干模式有明显区别。 3.另用3位数码管模拟电机的转动方向:洗涤模式时顺时针转动表示电机正转;逆时针表示电机反转;闪烁表示电机暂停。甩
2023-05-22 23:01:59 282KB 范文/模板/素材
1
2020级天津大学数字逻辑ALU4BITS(vivado)
2023-04-18 11:35:20 1.38MB 数字逻辑 ALU4BITS
1