可编程器件的广泛应用,为数字系统的设计带来了极大的灵活性。由于可编程器件可以通过软件编程对硬件的结构和工作方式进行重构,使得硬件的设计可以如同软件设计那样快捷方便。由于高速发展的FPGA/CPLD兼有串、并行工作方式和高速、高可靠性的特点,在电子系统设计中得到了广泛应用。 通常使用硬件描述语言(Hardware DescriPtion Lan-guage,HDL)进行数字电子系统设计。目前应用广泛的硬件描述语言有:VHDL语言, Verilog HDL语言,AHDL语言。VHDL语言由于具有强大的行为描述能力和丰富的仿真语句从而成为系统设计领域最佳的硬件描述语言。
2021-05-30 08:54:04 412KB FPGA 交通灯设计与实现 源程序
1
国外fpga设计经典教材 Advanced FPGA Design 适合中高阶段的学习,对应的中文版是高级FPGA设计,结构、实现和优化,本资源为去水印后的版本,较为清晰
2021-05-24 14:09:24 34.1MB 高级FPGA设计
1
《高级FPGA设计 结构、实现和优化》Advanced FPGA Design 中英清晰版
2021-05-11 16:31:55 40.98MB FPGA Advanced FPGA De
1
高级FPGA设计——结构、实现和优化,清晰版,讲述了FPGA设计中面积优化、时序优化策略
2021-04-29 00:21:12 39.34MB FPGA 优化 时序
1
GCM算法的FPGA设计与实现,张瑶,寿国础,GCM(伽罗华域/计数器模式)主要由工作在计数器模式下的分组密码和在伽罗华域GF(2^128)上的哈希运算组成。本文提出了一种基于FPGA的
2021-04-25 12:16:00 494KB FPGA
1
摘   要: 根据直接序列扩频系统相关解扩中的匹配滤波器的特点,提出了一种结构简单、基于FPGA实现匹配滤波器的方法,阐述了设计要点和关键部分的实现。    解扩过程对扩频通信至关重要,正是这一过程大大提高了系统的抗干扰能力。在直接序列扩频,直接序列扩频(Direct Sequence Spread Spectrum)工作方式,就是用高速率的扩频序列在发射端扩展信号的频谱,而在接收端用相同的扩频码序列进行解扩,把展开的扩频信号还原成原来的信号。 直接序列扩频方式是直接用伪噪声序列对载波进行调制,要传送的数据信息需要经过信道编码后,与伪噪声序列进行模2和生成复合码去调制载波。   系统中通常采用
1
本论文基于搭建一种具有优秀可移植性的高性能通用软件无线电平台的目的。以亚诺德半导体有限公司的射频捷变收发器AD9364为核心器件代替由分立器件搭建射频收发端,并采用了在Vivado环境用HDL语言对FPGA进行开发的方法,完成了对AD9364的控制和数据收发操作。FPGA与AD9364间的控制通路分别采用了利用UART接口,以及利用ROM IP核的进行AD9364寄存器配置的两种方法,数据接口采用了LVDS兼容模式。利用此平台实现了16APSK调制。平台通过资源占用分析和系统收发试验。得出了通用软件无线电平台的能完成数据收发且具有优秀可移植性的结论。
2021-04-12 13:52:39 1.94MB 综合文档
1
高级FPGA设计 结构、实现和优化,(美)克里兹 著,孟宪元 译,有中文和英文两本pdf文档,有助于FPGA设计能力的提高
2021-03-17 15:27:53 42.06MB FPGA 中英文 pdf
1
关于5G中所使用的LDPC技术分析与FPGA实现,其中包括了对于LDPC算法的研究
2021-03-08 18:57:41 2.46MB 5G
1
VGA汉字显示的FPGA设计与实现VGA汉字显示的FPGA设计与实现
2019-12-21 22:15:09 320KB FPGA VGA
1