千兆以太网保护方案
2021-11-09 18:09:45 168KB 千兆以太网保护方案
1
博通千兆以太网手册B50610
2021-10-27 19:02:29 1.92MB 博通 phy
1
SEED-HPS6455的主要特点有:  DSP处理器:TMS320C6455BZTZ2,主频1200MHz;  FPGA:XC5VSX50T,封装FFG1136;  64位160MHz的总线连接FPGA与DSP实现高达10Gbit的带宽;  两片105M ADC AD6645(14位),组成2路模拟输入;  一片160M/400M DAC AD9777(16位),支持2路模拟输出;  一片正交调制器AD8345;  低抖动锁相环CDCE62005支持5路LVDS/LVPECL输出;  2路RS232接口,DB9连接器;  FLASH存储器: S29GL128,128Mb,采用8bit模式;  DDR2-667 SDRAM 存储器:4片MT47H64M16-3,共4Gb(最大兼容8Gb);  支持ESAM(SLE66C161PE);  SPI FLASH:AT45DB321D,32Mb,用于存放FPGA的程序;  I2C EEPROM :256Kb AT24C256BN与DSP相连;  PCI 33/66接口;  10/100/1000M自适应网络接口(1G PHY:VSC8641XKO)。  64位EMIF连接FPGA和DSP;  x4 RAPID IO连接FPGA和DSP;  McBSP连接FPGA和DSP;  16路带缓冲差分GPIO;  SMA外部数字输入;  SMA外部时钟输入;  SMA外部中频输入;  JTAG调试接口; 测试代码: FPGA与PC的UART通信 FPGA控制LED FPGA DDR2控制器测试 ADC/DAC PLL测试 DSP 控制LED DSP DDR2控制器测试 DSP MAC控制Gbit PHY 实时FFT PCI接口测试
2021-10-27 09:49:30 28.4MB TMS320C6455 千兆以太网 srio DSP
1
INTEL82574l千兆以太网解决方案82574L完整手册.rar
2021-10-11 17:25:12 6.22MB INTEL82574L
1
10.千兆以太网开发板资料,含PCB+工程代码,需要的可以下载
2021-10-05 19:10:09 5.02MB 以太网
1
KSZ9477S千兆以太网芯片数据手册 硬件原理图,应用笔记.
2021-09-28 17:05:22 11.88MB 交换机芯片
1
本文是基于FPGA高性价比、可灵活配置的特点,也是当前流行的“微控制 器+FPGA”的嵌入式系统设计方式,所以我们提出了基于FPGA的实现方案。 本文通过在FPGA中硬件实现嵌入式TCP/IP协议(包括UDP、IP、ARP、TCP 等网络协议)以及以太网MAC协议,并提供标准MII接口,通过外接PHY实现 网络连接。
2021-09-24 17:25:22 2.59MB FPGA TCP/IP
1
该模块对数据的头不进行直接存储,放到寄存器里,在IRAM中读入数据部分,计算tcp的checksum,然后再将整帧数据存入到ORAM中
2021-09-15 17:02:04 9KB tcp checksum
1
Intel 以太网控制器 PCIE X4转4路千兆以太网 I350-AM4+RJ45_LED AD原理图库+PCB封装库,包括ALTIUM设计的原理图库和PCB库文件,均已在项目中验证使用,可以直接用于你的项目设计中。