基于vhdl的流水灯设计,小实验,可以当例子用!
2022-06-12 15:36:06 5KB vhdl 流水灯
1
程序的问题:在2公里,计费会突然跳变,多加0.6元。 1)模拟出租车的运动和停止。直流电机用来模拟出租车的车轮子,使用RW3控制电机转速,使其从停止到高速旋转之间变化。每转动一圈认为是行走1米,每旋转1000圈,认为车子前进1公里。因此,需要检测电机的转动情况,每转一周,计米计数器增加1。 2)计费标准。2公里以内起步价5元,超出部分2元/公里,计费以0.1公里为步进。累计等待时间计费标准为1元/2分钟,不足2分钟的部分不收费。使用按键模块的S1来作为整个系统的复位按钮,每复位一次,计费器从头开始工作和计费。 3)显示方式。当出租车行进时,数码管显示里程数和总计费;当出租车等待时,数码管显示累计等待时间和总计费。总计费以元为单位,使用3位数码管显示,保留1位小数(比如xy.z)、里程数和等待时间均至少保留1位小数,使用4位数码管显示。中间一个数码管显示“-”隔开两组数据。
2022-06-09 09:55:57 5.62MB VHDL 出租车计费器设计
1
本书是关于微处理器的数字逻辑设计。 它旨在提供对数字逻辑设计基本原理的理解,以及如何将这些基本原理应用于使用当前技术构建复杂微处理器电路。 虽然数字逻辑设计的基本原理没有改变,但设计过程和电路的实现都发生了变化。 随着用于逻辑综合,仿真的完全集成的现代计算机辅助设计(CAD)工具的进步,以及诸如现场可编程门阵列(FPGA)的可编程逻辑器件(PLD)中的电路的实现,现在可以非常容易和快速地设计和实现复杂的数字电路。
2022-06-03 17:20:16 4.59MB 数字逻辑VHDL
1
1、VHDL 2、微处理器仿真 3、流水线 4、数据冒险 5、重排序
2022-06-03 08:27:53 2.04MB VHDL 流水线 微处理器 RISC
1
基于VHDL的数字钟课程设计报告 目录 摘 要 3 引 言 3 1 数字钟的设计框图 3 2 功能说明 4 3 模块设计部分 4 3.1位选模块 4 3.2控制模块 5 3.4 8 3.5 记小时模块 10 3.6 闹钟,报时模块 11 3.7 动态扫描模块 12 3.8 译码 13 3.8.1 译码模块 13 3.8.2 选通译码 14 4系统仿真 15 4.1 数字钟原理图 15 4.2 数字钟仿真图 16 4.2.2 整点报时 16 4.2.3 暂停状态 17 4.2.4 调闹钟 17 4.2.5 清零状态 17 4.2.6 调时状态 18 4.2.7 闹铃状态 18 5 实验总结 18 5.1 实验过程 18 5.2 实验结果 19 5.3 致谢及实验总结 19 6参考文献 19
2022-06-02 01:12:47 209KB 数字钟 VHDL
1
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,已得到广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑和时序电路。
2022-05-28 17:11:12 482KB VHDL语言 数字钟
1
基于vhdl语言设计的数字时钟,具有设置时间和闹钟和整点报时的功能,并且在设置时间和闹钟时,数码管闪烁。
2022-05-26 18:33:58 1.21MB VHDL 数字时钟
1
本设计为四路智能抢答器,所以这种抢答器要求有四路不同组别的抢答输入信号,并能识别最先抢答的信号,直观地通过数显和蜂鸣等方式显示出组别;对回答问题所用的时间进行计时、显示、超时报警、预置答题时间,同时该系统还应有复位、倒计时启动功能。
2022-05-24 11:18:43 786KB 基于VHDL的智力竞赛抢答器
1
基于VHDL的分频计数器设计,我自己编写的程序,已经通过仿真验证并且通过了,希望给大家有所帮助。
2022-05-22 08:55:54 204KB 分频计数器 VHDL
1
可满足8个组,同时参加竞赛。抢答器复位后,数码显示为0,在竞赛主持人出完题并示意抢答开始后,每个组都可以通过各自的按钮开关发出抢答信号,抢答器一旦接收到某组最先发出的信号后,立即让数码管显出该组的组号,同时发出音响提示,且对后来组发出的抢答信号一律不与理睬。主持人用复位钮,复位抢答器,数码显示归0,提示音停止,在抢答选手回答完问题后,重复前述过程,可进行下一题抢答。
2022-05-20 11:07:48 243KB EDA 8位 抢答器 锁存
1