实现了axi-lite总线的uart,并实现了axi总线的dma,详尽的仿真文件,pynq zynq可直接下板
2021-07-13 21:55:21 18.05MB verilog axi dam 仿真
1
AXI总线系列博客专属源码和验证工程,博客地址如下: https://blog.csdn.net/qq_33486907/article/details/88289714
2021-06-26 19:02:23 37.73MB AXI总线 VIVADO ZYNQ
、AXI 简介: AXI (Advanced eXtensible Interface)是一种总线协议,该协议是 ARM 公司提出的AMBA(Advanced Microcontroller Bus Architecture)3.0 协议中 最重要的部分,是一种面向高性能、高带宽、低延迟的片内总线。它的地址/控 制和数据相位是分离的, 支持不对齐的数据传输, 同时在突发传输中, 只需要首 地址,同时分离的读写数据通道、并支持显著传输访问和乱序访问, 并更加容易 就行时序收敛。AXI 是AMBA 中一个新的高性能协议。AXI 技术丰富了现有 的AMBA 标准内容,满足超高性能和复杂的片上系统( SoC)设计的需求。
2021-06-21 15:06:52 1.87MB AXI 总线 协议
1
AXI总线中文详解讲解学习文档详细介绍了AXI协议,在某些关键部分做了标注。文档中大部分为英文手册的翻译,仅供学习交流使用,如有侵权请联系删除。
2021-06-16 19:18:29 1.92MB AXI
1
AXI总线仲裁器的设计与实现,石蓉,黄秋元,SoC市场规模的日益扩大,在信息技术和电子产品领域的地位越来越重要。SoC设计广泛采用共享总线式的片上通信,仲裁器是共享总线的关
2021-06-04 20:46:55 184KB SoC
1
AXI总线中文详解1.doc
2021-05-07 13:00:16 1.74MB fpga vivado
1
Xilinx的AXI总线协议,给英文不好的同学准备的,介绍的很详细。
2021-04-08 14:05:48 1.6MB FPGA  AXI总线
1
深入分析总结了 AXI 总线协议,并且通过与 AHB、 APB 详细地对比分析,给出了根据不同 IP 的带宽的性能要求进行总线的选择的方法。提出了基于 AXI 总线的 SoC 系统的设计流程,给出了软硬件的协作的流程方法,主要模块的特征和带宽的分析方法、系统应用分析、 硬件划分等。
2021-03-31 14:23:33 1.12MB AXI AMBA SOC 架构设计
1
AXI( Advanced eXtensible Interface)是一种总线协议,该协议是 ARM 公司提出的 AMBA( Advanced Microcontroller Bus Architecture) 3.0 协议中 最重要的部分,是一种面向高性能、高带宽、低延迟的片内总线。它的地址/控 制和数据相位是分离的,支持不对齐的数据传输,同时在突发传输中,只需要首 地址,同时分离的读写数据通道、并支持显著传输访问和乱序访问,并更加容易 就行时序收敛。 AXI 是 AMBA 中一个新的高性能协议。 AXI 技术丰富了现有 的 AMBA 标准内容,满足超高性能和复杂的片上系统( SoC)设计的需求。
2021-03-17 15:03:55 1.69MB 总线协议
1
ARM官方的AXI标准文档,FPGA开发人员和嵌入式开发人员可以参考,不要积分!
2021-02-17 14:05:44 1.94MB arm fpga soc
1