手把手教你如何用ADS设计1.8GVCO振荡器。
2021-06-21 09:28:45 676KB ADS VCO 振荡器
1
通过PLL实现AFC技术。
2021-06-15 09:01:58 2.26MB AFC PLL
1
LLC非对称半桥闭环PSIM仿真
2021-04-29 14:03:34 40KB LLC仿真
1
利用数学模型对VCO的建模,用于ADC建模
2021-04-20 10:29:40 44KB VCO
1
压控振荡器(以下简称VCO)已经成为当今无线收发器系统中不可缺少的模块, 它是锁相环中最重要的block, 他的噪声性能直接决定了PLL输出相位噪声的噪声性能. 有关PLL整体的分析和设计, 我们将在后期重点讨论. 这里先重点讨论一下VCO的理论, 设计以及对于广大初学者最为关心的设计注意点.
2021-04-08 14:43:38 67KB VCO 寄生电容 无线收发器 文章
1
设计了一种基于SMIC0.18μm射频1P6MCMOSCraft.io的高性能全差分环形压控振荡器(ring-VCO),采用双环连接方式,并利用分立正反馈来提高性能。在1.8V电源电压下对电路进行仿真,结果表明:1)中心频率为500MHz的环形VCO频率调谐范围为341〜658MHz,增益Kvco为-278.8MHz / V,谐振在500MHz下VCO的幅度噪声为-104dBc / Hz @ 1MHz,功率为22mW; 2)中心频率为2.5GHz的环形VCO频率调谐范围为2.27〜2.79GHz,增益灵敏度Kvco为-514.6MHz / V,谐振在2.5GHz下VCO的振幅噪声为-98dBc / Hz @ 1MHz,功耗为32mW。该VCO适用于低压电路,高精度锁相环等。
1
MC1648两种基本型VCO的压控特性
2021-03-15 16:08:33 243KB MC1648两种基本型VCO的压
MC1648两种改进型VCO的压控
2021-03-15 16:08:32 274KB MC1648两种改进型VCO的压
分频器FD,压控振荡器VCO,PFD的verilogA模型 用于Cadance仿真
2021-03-03 17:09:42 17KB FD VCO PFD VerilogA
1
锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)。低通滤波器三部分组成,如图1所示。  压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压UΨ正比于Ui和Uo两个信号的相位差,经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。这个平均值电压Ud朝着减小VCO
1