做结课课程设计时找的资料,自己做的时候数字频率器显示比较好,此资料可做相关参考。内含Multisim仿真,我自己做的时候用的是protues仿真,都可以。
2021-06-16 13:53:30 12.52MB 数字频率计
1
设计性实验 实验一、数字频率计的设计 二、实验内容 本次实验要求设计一个数字频率计,频率测量范围为1Hz~50MHz,采用100MHz的基准时钟。刷新时间不大于2秒(最长2秒刷新一次频率显示)。功能示意框图如图3-1: 图3-1 数字频率计功能示意图 三、实验提示 本次实验要求设计一个数字频率计,对输入频率进行测量。根据实验的要求,频率测量的范围为1Hz~50MHz,跨度较大,考虑到若完全输出至少需要8位,位数较多,因此可考虑分档显示,用三到四位显示数值,一位显示档位。 本实验要实现一个数字频率计,核心部分是要实现一个脉冲计数器,对输入脉冲进行计数,然后再转化输出。由于需要测量的最小频率为1Hz,可以考虑使用一个频率为0.5Hz的门控信号,让它在高电平期间计数被测信号的上升沿,对于0.5Hz的门控信号而言,它的每个高电平持续时间为1秒,被测信号上升沿的数目即为待测信号的频率。 考虑本次实验的基准时钟为100MHz,因此必须分频到0.5Hz才能完成计数被测信号上升沿的功能,因此要让基准时钟通过加一个分频器以得到0.5Hz的门控信号。 题目指标要求刷新时间不大于2秒,可以在前次计数结束后,即门控信号为低电平期间将计数值清零,计数器停止计数。当门控信号的上升沿来时,计数器进入下一次计数,这样刷新时间为2秒,符合设计要求。 对于显示模块的实现,由实验版的电路图中看可发现在控制数码管显示只有一个4511去控制,则一次只能显示一个数码,因此如何实现多位的显示,是本模块实现的关键。
2021-06-13 20:30:43 5KB 数字频率计 VHDL
1
利用STC15系列单片机测量100K~100MHZ的正弦波,幅值为10mv~2V。 课题研究目的: 本课题主要研究如何用单片机来设计数字频率计。因为在电子技术中, 频率的测量十分重要,这就要求频率计要不断的提高其测量的精度和速 度。在科技以日新月异的速度向前发展,经济全球一体化的社会中,简 洁、高效、经济成为人们办事的一大宗旨。在电子技术中这一点表现的 尤为突出,人们在设计电路时,都趋向于用竟可能少的硬件来实现,并 且尽力把以前由硬件实现的功能部分,通过软件来解决。因为软件实现 比硬件实现具有易修改的特点,如简单的修改几行源代码就比在印制电 路板上改变几条连线要容易的多,故基于微处理器的电路往往比传统的 电路设计具有更大的灵活性。 因为数字频率计是计算机、通讯设备、音频视频等科研生产领域必不可 少的测量仪器,所以频率的测量就显得更为重要。在数字电路中,频率 计属于时序电路,它主要由具有记忆功能的触发器构成。在计算机及各 种数字仪表中,都得到了广泛的应用。本课题采用的是直接测频式的频 率计,设计原理简单、电路稳定、测量精度高,大大的缩短了生产周 期。
2021-06-02 08:17:20 4.92MB STC单片机 频率计
1
1.测量信号:方波 ;正弦波;三角波 2.测量频率范围: 1Hz~9999Hz 3.显示方式: 4位十进制数显示; 4.时基电路由 555 定时器组成多谐振荡器产生的时基信号,其脉冲宽度分别为:正脉冲 1s,负脉冲 0.25s; 5.当被测信号的频率超出测量范围时,报警.
1
这是一份很完整的电路设计,内含课程设计报告,电路设计图、元器件清单以及实验成功后的照片。个人原创,并实验成功~~~
2021-05-25 15:26:53 1.56MB 电路设计 课程设计报告
1
本文对基于单片机的数字频率计系统进行了研究。 首先在绪论中介绍了本课题的课题背景、研究意义及完成的功能。本系统是以单片机的基本语言C语言来进行软件设计,51的编程语言常用的有二种,一种是汇编语言,一种是C 语言。汇编语言的机器代码生成效率很高但可读性却并不强,复杂一点的程序就更是难读懂,而C 语言在大多数情况下其机器代码生成效率和汇编语言相当,但可读性和可移植性却远远超过汇编语言,而且C 语言还可以嵌入汇编来解决高时效性的代码编写问题。综合以上C 语言的优点,我在编写本系统程序时选择了C 语言。正文中首先介绍了系统的总体设计思路,然后简单描述系统硬件工作原理,且附以系统硬件设计框图;接着具体描述了系统的软、硬件设计,仿真结果,误差分析;最后对本次设计做出了简单的总结、并且提出一些教学建议,文档还附上了本次系统设计的电路原理图、PCB图及元器件清单。 本文撰写的主导思想是软、硬件相结合,以硬件为基础,来进行各功能模块的编写。
2021-05-06 23:10:40 507KB 单片机 数字频率计
1
数字频率计的设计,内含源码,仿真图。
2021-04-24 16:32:05 158KB 数字频率计
1
eda频率计 电路图 单个模块 代码生成模块
2021-04-22 21:33:10 8.42MB eda 频率计 1~9999
1
为了能够精确测量频率等参数,提出了一种基于单片机的数字频率计的设计方法,以AT89S51单片机作为系统的主控芯片,待测信号经过放大整形电路和分频后,输入到单片机中进行采样测量,最后通过显示和存储电路将结果显示并存储起来,可以测量待测信号的频率、周期、脉冲宽度和占空比等参数。并基于Multisim仿真软件设计了仿真电路,结合keil软件进行了软硬联调,结果表明该电路能精确的测量待测信号的各种参数,频率测量误差低于0.05%,测量范围为1 Hz~1 MHz,仿真效果良好。
2021-04-21 16:28:33 689KB 频率计; 单片机; Multisim; 仿真
1
本文采用EDA设计方法,把数字频率计系统组建分解成若干个功能模块进行设计描述,选用Altera公司生产的FPGA产品FLEX10K系列的 EPF10K10LC84-4芯片,下载适配后,便可以在数码管上显示出待测频率的数值。实验证明,其软件设计思想清晰,硬件电路简单,具有一定的实用性。
2021-04-17 16:34:15 64KB EDA技术 数字频率计 课程设计 文章
1