4G5G模块MSATA盘(M.2_B-KEY+M.2_E-KEY 封装) AD集成封装库,已经其他一些USB3.0 ,RJ45 ,SD卡等,详细封装型号如下: Component Count : 69 Component Name ----------------------------------------------- 0402C 0402R 0603C 0603L 0603LED_G 0603R 0805C 1206C 1206R 1210C 1812F BAT_CR2032 COME_AB_220_FEMALE Crystals_3225 DB9_MALE DFN_10_PAD DFN2111-7 HEADER 2_5.08_L HEADER5*2_1.27_SPZ_SMT HOLE_2.7_6 HOLE_3.2MM HOLE3.6-5.6 IDC2*5S_2MM IND4_7X13_SM JACK_2.5MM_B L_3*3_1 L_3*3 DIA L_7*8 L_CHK_2012 LED_2.54_3 LOGO M.2_B-KEY M.2_E-KEY Mark Point_circle MICRO_SIM_ZTS MINI PCIE MINI PCIE_LOCK QFN24_0.5BSC_4.15*4.15 QFN48P_0.4BSC_6*6_H(8031) RB/2.5*6.3 RB/5*10 RFS RJ45_Gigabit RJ45_HR862138H RX8010SJ SC70-5 SMB/DO-214AA_D SO8_PAK SOD_123 SOP8_1.27 SOP8_1.27_H SOP16_1.27 SOP20_1.27_W SOT_233_N SOT_235 SOT_523 SOT143_4 SOT363_A SRP_38*38mm SUBASSY_SFP SUBASSY_SFP-CAGE SW_6*6_DIP SW_DIP_POWER SWITCH_2P_SMT TF_CARD_SELF USB3.0_A_V VFQFPN24 XH2.54_2P_V XH2.54_3P_V
鼎捷易助ERP调拔单展开BOM套数调拔到车间仓,--LCB965自定义为“展开否”字段 --LCB960为说明
2023-02-07 12:06:11 4KB 易助ERP
1
ERP展BOM算法
2023-02-07 12:05:23 844KB BOM算法
1
CycloneDX 网络工具 用于处理 CycloneDX BOM 的基于 Web 的工具。 支持的功能: 在不同版本和格式之间转换 验证 将多个 BOM 合并为一个 BOM BOM 数据隐私 Web 工具构建为“静态站点”,使用 WebAssembly 进行 BOM 处理。 所有处理都在您的浏览器客户端完成。 提交的 BOM 数据不会传输到其他地方。 自托管 Web 工具构建为“静态站点”。 任何标准的 Web 服务器都应该可以工作。 支持的浏览器 以下浏览器的当前版本支持 Web 工具: Apple Safari(包括在 iOS 上) 谷歌浏览器(包括在 Android 上) 微软边缘 火狐浏览器 执照 根据 Apache 2.0 许可条款授予修改和重新分发的权限。 有关完整许可证,请参阅文件。 贡献 欢迎拉取请求。 但请先阅读。 要在本地构建和测试解决方案,您应该安装
1
关于ERP核心技术及BOM经典案例.pptx
2023-01-05 22:19:38 548KB
1
本设计介绍的是GD最小体积-GD32F150核心板电路设计,见附件下载其原理图/PCB/BOM。该GD32F150核心板是GD最小体积的QFN28脚带USB接口ARM芯片核心板,IO口全部引出,可以验证芯片的功能。GD最小体积-GD32F150核心板实物截图: GD最小体积-GD32F150核心板特点: 主控芯片:GD32F150G8U6 MicroUSB母座引出USB接口 测试按键一个:连接PA0 输出LED测试灯一个:连接PB0 两侧直插接口引出全部IO口和电源接口 GD最小体积-GD32F150核心板附件资料截图:
2023-01-01 13:07:31 1.56MB 核心板 电路方案
1
Protel 99SE 网络表整理成BOM-99SE_BOM整理工具.zip
2022-12-22 13:32:31 63KB 电子设计
1
CV-BOM数据管理系统-业务工作总结-汽车领航人云盘
2022-12-20 14:21:45 9.27MB 文档资料
1
利用allegro导出BOM,可以导出各种需要的属性,而不只是默认的属性,比如常用的有Part Number,位号等
2022-12-17 20:48:39 139KB allegro
1
前言: USB 2.0 参考设计指南对于想要确保其设计通过 USB2.0 电气合规性测试的设计人员来说极为重要。该指南适用于 AM335x 和 AM437x,不过,对于其他处理器也具有通用性。这些指南所采用的方法具有很强的实用性,没有复杂的公式或理论。 USB2.0 数据通信硬件设计电路特点: 具有集成式高速 PHY 收发器的 Sitara AM437x USB 2.0 高速端口 在线路/总线速度高达 480 Mbps 的 USB 设备之间进行数据传输 适用于高速 USB 2.0 布局的最佳实践布局设计指南 完整的子系统参考,具有原理图、BOM、设计文件和测试数据,在专为测试和验证而开发的完全组装的板上实施。 USB2.0 数据通信硬件设计实物图片截图: USB2.0 数据通信硬件设计原理图部分截图:
2022-11-30 11:03:27 2.02MB usb2.0 电路方案
1