基于良率最大化的高效SOC测试程序开发,何晖,,本文将讨论一种针对SOC芯片的低成本测试时间减少解决方案,该方案只是在原有的测试平台(V93K)基础上,改良测试方法和提升测试效��
2023-05-09 15:12:44 415KB 良率
1
当今的设计师面对无数的挑战:一方面他们必须满足高技术产品不断扩展的特性需求,另一方面却不得不受到无线和电池装置的电源限制。没有任何技术在这方面的要求比SoC的设计更为明显,在这种设计中,高级工艺比从前复杂的多。然而,上述技术造成了新的电源问题。现代SoC系统的关键之一就是:嵌入存储器在芯片中的比例在不断增长。当存储器开始主导SoC时,应用节能技术使存储器获得系统电源变得十分重要。  重要问题之一就是:在系统结构方面,是嵌入系统存储器还是把存储器放在SoC之外。在以前的技术中,电源不是要考虑的一个主要因素,而成本是决定是否嵌入存储器的主导因素。  传统的DRAM在外部存储器中占主导地位,因为它比
2023-04-29 15:33:24 81KB 低功耗SoC存储器设计选择 其它
1
可以作为DE1-SOC的参考设计,也可以将其作为自己设计的原始设计。整体加入的功能比较完善。
2023-04-26 21:33:39 175.56MB FPGA DE1-SOC
1
1.针对DE1-Soc开发版提供基本的参考 2.学习DE1-Soc编程过程及部分例子
2023-04-18 21:57:52 7.1MB stm32 arm 嵌入式硬件 单片机
1
SOC估算算法代码
2023-04-13 08:47:50 9.89MB 算法 BMS SOC
1
使用matlab/simulink打开该模型使用安时积分法估算SOC,二阶RC模型
2023-04-05 23:51:26 651KB SOC 安时积分法估算SOC
1
LibSystemCTLM-SoC 该库包含各种SystemC / TLM-​​2.0模块,可以对Xilinx QEMU,SystemC / TLM-​​2.0模型和RTL进行共同仿真。 QEMU通过libremote-port连接。 它通过序列化/反序列化QEMU事务和TLM通用有效载荷来实现基于套接字的事务协议。 需要通过诸如Verilator之类的工具或等效的商业工具将RTL转换为与SystemC接口的东西。 快速开始 有两种方法可以运行示例 使用Docker映像 docker run --hostname builder -it xilinxset/eri-july-2019:full 可以在此处找到有关如何运行示例的完整说明: : 在本地设置环境 假设您已经安装了并创建了文件。 要运行示例,请将目录更改为测试目录并运行: cd tests/ make exampl
2023-04-04 13:44:50 2.49MB Verilog
1
Zynq-7000 SoC Technical Reference Manual,数据手册
2023-04-04 11:05:56 18.79MB 手册
1
系统级芯片输入输出元件I/O的SSN控制,韩竞春,,随着IC芯片集成度的提高,目前的系统级芯片(SoC)功能的日趋强大,随之芯片上的输入输出元件I/O的数量也越来越多,产生了许多新的�
2023-04-02 20:40:59 1.05MB SoC
1