FPAG LCD1602液晶显示驱动,带有数据输入端口,可循环显示你想要显示的动态数据。完整注解。
2019-12-21 20:05:12 4KB LCD1602液晶显示 verilog HDL
1
X-HDL v4.21 +破解工具+破解教程; 可以实现Verilog与VHDL之间的转换; 包含破解工具以及使用方法
2019-12-21 20:04:05 19.29MB XHDL 破解 Verilog VHDL
1
Clifford_E._Cummings大师,大家都懂。 在Sunburst Design整理的全部论文
2019-12-21 20:00:15 12.6MB HDL Cummings
1
### 基于Verilog HDL设计的多功能数字钟 #### 概述 本文介绍了一种基于Verilog HDL语言实现的多功能数字时钟设计方案。该设计充分利用了Verilog HDL语言的优势,如良好的可读性、可移植性和易于理解等特性。设计经过综合和仿真验证,最终可以下载到FPGA芯片上实现实际应用。 #### 关键技术点 1. **Verilog HDL语言**: Verilog HDL是一种硬件描述语言,用于描述数字电路和系统的行为。它是目前工业界和学术界广泛使用的两种主要HDL之一(另一种是VHDL)。Verilog HDL具有悠久的历史、广泛的设计群体和丰富的资源,易于学习和掌握。 2. **自顶向下设计方法**: 这种设计方法强调从高层次开始设计,逐步细化到具体的细节。这种方法有助于提高设计效率和可维护性。 3. **综合与仿真工具**: - **Quartus II 4.1**: Altera公司的综合工具,用于将Verilog HDL代码转换成硬件电路。 - **ModelSim SE 6.0**: 用于对设计进行行为级和门级仿真的工具。 4. **FPGA芯片**: 设计的目标平台,本案例中使用的是Altera Cyclone系列的EPIC6Q240C8器件。 #### 工作原理 设计中的多功能数字钟具有以下核心功能: - **显示时间**: 显示当前的时、分、秒。 - **整点报时**: 当时间到达整点时发出声音提示。 - **时间调整**: 可以手动调整小时和分钟。 具体来说,多功能数字钟的关键组成部分包括: - **Clk**: 10KHz的系统基准时钟输入,用于控制七段数码管的扫描频率。通过将这个时钟分频可以获得1Hz的时钟信号,用于数字钟的基本计时。同时,通过进一步分频可以产生不同频率的声音信号用于报时。 - **Rst**: 系统复位信号,当信号为低电平时,系统复位至初始状态(00:00:00)。 - **S1**: 调节小时信号,每次按下该按钮时,小时数增加一小时。 - **S2**: 调节分钟信号,每次按下该按钮时,分钟数增加一分钟。 - **Spk**: 扬声器输出信号,用于产生报时声音。 - **Sel**: 七段数码管扫描驱动信号,控制数码管的扫描顺序。因为共有八个七段数码管,所以Sel是一个三位的总线信号。 - **Display**: 七段数码管的显示输出信号。 #### 程序设计要点 - 使用Verilog HDL语言编写代码,确保代码结构清晰、逻辑简洁。 - 综合过程使用Quartus II 4.1工具完成,将设计转换为具体的硬件电路描述。 - 仿真过程使用ModelSim SE 6.0工具完成,验证设计的功能正确性和性能指标。 - 最终的硬件设计下载到指定的FPGA芯片中,实现在实际数字钟中的应用。 ### 结论 本文介绍的基于Verilog HDL的多功能数字钟设计,不仅体现了Verilog HDL语言的优势,还展示了自顶向下设计方法的有效性以及现代EDA工具的强大功能。该设计的成功实现证明了使用Verilog HDL进行复杂数字系统设计的可行性,并为后续相关研究提供了有价值的参考。
2019-12-21 19:59:52 365KB Verilog 数字时钟
1
Verilog HDL 综合实用教程,J.Bhasker著,孙海平译..................
2019-12-21 19:54:58 2.73MB Verilog HDL 综合实用教程
1
通俗易懂,是学习verilog硬件语言不可多得的一本好书。
2019-12-21 19:53:47 14.41MB 设计与验证 verilog
1
ACtive HDL 是一款很不错的仿真工具,界面十分友好,很像vc。 网上流传很广的那个vhdl和verilog的英文动画教程就是他们做的。 这是我从网站上辛苦下载的最新的教程。图文并茂,大家不妨看看
2019-12-21 19:53:41 14.61MB Active-HDL 教程
1
这是一段AD9238的Verilog HDL驱动程序,实现对两路模拟信号的同时采集。
2019-12-21 19:53:05 875B AD9238 Verilog HDL FPGA
1
利用小数分频来得到倍频,倍频的倍数可以通过设置乘法器里面的数据得到
2019-12-21 19:52:48 2KB 倍频
1
Verilog HDL编写的FPGA LCD12864液晶显示,实测通过
2019-12-21 19:52:06 271KB FPGA
1