这是基于8086CPU最小系统的Proteus仿真实验,实验内容是8253可编程定时/计数器实验。
2019-12-21 21:49:31 21KB tty
1
Verilog实现可逆计数器,可根据需要调节周期,且该程序已在Basys2开发板上验证成功。
2019-12-21 21:39:52 166KB Verilog FPGA 可逆计数器
1
使用Verilog自顶向下设计24进制计数器(例子为1Hz,可修改频率),并用数码管动态显示,已在Basys2开发板验证通过。
2019-12-21 21:39:52 228KB Verilog 24进制计数 数码管显示
1
基于basys2的12进制计数器,已运行通过,用vhdl语言编写,开发软件为ISE
2019-12-21 21:26:14 837KB vhdl 12进制计数器 basys2板卡
1
数字电子技术课程设计。本课程设计是脉冲数字电路的简单应用,设计了篮球竞赛30秒计时器。此计时器功能齐全,可以直接清零、启动、暂停和连续以及具有光电报警功能,同时应用了七段数码管来显示时间。此计时器有了启动、暂停和连续功能,可以方便地实现断点计时功能,当计时器递减到零时,会发出光电报警信号。本设计完成的中途计时功能,实现了在许多的特定场合进行时间追踪的功能,在社会生活中也具有广泛的应用价值。
2019-12-21 21:25:13 706KB 计数器
1
网上的关于51计数器的程序很乱,大多数和其他的LCD什么的混在一起,而我的是最简单的,最直接的,而且注释很全,希望大家能够快速入门。
2019-12-21 21:15:09 159KB 51单片机,计数器,测频率
1
eda简单的设计,本实例是一个16进制的计数器,适合入门者阅读!
2019-12-21 21:14:31 986KB 计数器
1
详细的微机原理硬件实验报告,内容包括8255A并行接口应用、8253计数器定时器、串行口8251A,代码及结果、报告都是完整的。
2019-12-21 21:11:52 597KB 微机原理 8255A并行 8253计数
1
数字逻辑设计 74LS160实现十二进制计数器
2019-12-21 21:10:23 62KB multism 8 实现
1
用JK触发器 设计一个七进制计数器,要求它能自启动。已知该计数器的状态转换图及状态编码
2019-12-21 21:03:08 33KB DXP、JK
1