内核linux4.4 驱动详情可看我博客RK-驱动开发(四)SPI驱动编写和使用,是关于SPI设备和驱动的定义和实现、和dts的配置说明。可供学习如何使用SPI驱动 内含一个很简单的demo,是使用iSPI驱动去编写读写操作,包括 SPI驱动的定义和注册。
2021-08-27 11:41:57 3KB linux SPI驱动
1
12864OLED屏4线 范例和资料
2021-08-26 19:05:04 23.31MB 12864 OLED SPI IIC
1
适合MTK平台SPI总线网口驱动挂载,包含驱动文件,挂载步骤,参考设计原理图PCB文件!
1
SPI Slave接口,实现与外部控制器的接口。实现外部SPI口到逻辑内部寄存器模块接口的转换
2021-08-26 13:55:38 1KB SPI Slave 接口 Verilog
1
STM32单片机通过SPI方式控制SD卡程序经典例程,代码移植性高。
2021-08-26 11:30:31 400KB SD卡 SPI
1
w25q128 verilog仿真模型,用于SPI外设的仿真和调试。可加快工程进度
2021-08-26 08:54:00 25KB spi flash fpga verilog
1
FPGA SPI IP核设计, 基于Cyclone IV EP4CE6E22C8平台, 供参考!
2021-08-25 22:40:00 3.49MB FPGA SPI IP EP4CE6
1
FIFO full_adder SPI接口 分頻器等9个VHDL设计源码Quartus工程文件, Quartus软件版本9.0,可以做为你的学习设计参考。 library IEEE; use IEEE.std_logic_1164.all; use IEEE.std_logic_unsigned.all; use IEEE.std_logic_arith.all; entity spi_in is port( sck_in:in std_logic; mosi:in std_logic;--收 miso:out std_logic;--发 data_out:out std_logic_vector(7 downto 0) ); end spi_in; architecture spi_behave of spi_in is signal gain_data:std_logic_vector(7 downto 0); signal num:integer range 0 to 9; begin process(sck_in) begin if(sck_in'event and sck_in='1')then if(num=9)then num<=0; else num0 and num<9)then gain_data(9-num)<=mosi; else data_out<=gain_data; end if; end process; end spi_behave;
2021-08-25 14:05:55 1.73MB FIFOfull_adder SPI接口 分頻器 VHDL设计源码
RJMU401芯片基于Linux的SPI驱动代码,相关开发参考博客:https://blog.csdn.net/zsj2016o/article/details/119907367
2021-08-25 14:02:40 195KB rjmu401 硬件加密
1
基于STM32F103驱动RJMU401例程,包括流程测试,相关开发记录参考博客:https://blog.csdn.net/zsj2016o/article/details/119907367
2021-08-25 14:02:38 3.77MB stm32 rjmu401 spi 硬件加密
1