EDA交通灯代码,写得很详细,但是可以简化,希望对大家有帮助·
2021-05-07 19:13:56 2KB EDA交通灯
1
EDA实验报告---自动售货机.
2021-05-07 19:01:41 388KB 实验报告
1
《基于FPGA的数字频率计设计》 本科时候的EDA课程期末大作业,内含完整报告,代码,PCB和原理图,压缩包是我完整提交给老师的部分。 *利用QuartusII开发软件,使用Verilog 程序编写。 频率计的核心测频模块采用了基于 FPGA 大规模可编程逻辑器件的 EDA 设计技术,依据自上而下的设计方法,将测频模块按照实现功能的不同划分成了多个子模块,用 Verilog 程序实现了每个子模块的功能,最后通过顶层设计文件中的元件例化语句将各个模块连接起来形成了测频模块的完整 Verilog 程序设计。 可以参考
2021-05-06 16:07:46 28.3MB EDA FPGA
1
设计一简易全自动洗衣机控制器。该控制器由两大状态A和B组成,每个状态分三个子状态,每个状态分别由选择A和选择B控制。其中A为步进选择按纽,每步跳转一个子状态、B也为步进选择按纽,但每步选择B中的所有组合中的一种。当启动时,时间序列控制器按已选的B类子状态顺序执行。 过程启动由启动/暂停键控制(暂停键在过程启动后任意时间可暂停/恢复过程) 过程启动后机盖开启应均能暂停过程,复盖间停30秒后重新继续原过程。 A:强洗 标准 弱洗 B:洗涤 漂洗 甩干 (洗涤,漂洗时电机分别正转、反转) 强洗:(共36分钟) 洗涤 18分 漂洗 14分 甩干 4分 (洗涤时电机分别正转4分、反转4分,正反转间停30秒;漂洗时电机分别正转3分、反转3分,正反转间停30秒;甩干时电机分别正转1.5分,间停30秒) 标准:(共26分钟) 洗涤 14分 漂洗 8 分 甩干 4分 (洗涤时电机分别正转3分、反转3分,正反转间停30秒;漂洗时电机分别正转1.5分、反转1.5分,正反转间停30秒;甩干时电机分别正转1.5分,间停30秒) 弱洗(共20分钟) 洗涤 10分 漂洗 6分 甩干 4分 (洗涤时电机分别正转2分、反转2分,正反转间停30秒;漂洗时电机分别正转1分、反转1分,正反转间停30秒;甩干时电机分别正转1.5分,间停30秒) 设定秒脉冲已给定,指示为LED,整过程完成后,蜂鸣器响30秒。整个设计为正逻辑。
2021-05-06 15:17:05 614KB EDA,洗衣机
1
EDA课程设计 关于电子密码锁的 包括源代码以及.vhd文件等 用VHDL语言编写 在quaranters 环境下运行
2021-05-06 14:23:35 605KB EDAVHDL
1
设计并实现一个控制16个发光二极管亮灭得电路,仿真验证其功能 1.单点移动模式:从左至右依次循环点亮16个发光二极管,每个点亮时间为0.5秒 2.幕布式:从中间两个发光二极管开始点亮,向两边每次增加点亮2个发光二极管,直至点亮16个发光二极管;然后再从两边开始每次灭掉2个发光二极管,直至所有发光二极管灭掉,依次往复,每个状态持续0.5秒 3.两个模式按键进行切换,要求设计防抖
2021-05-06 12:34:27 5KB 走马灯 eda实验 quartusii vhdl
1
课程作业,分布估计算法。 需要的话敬请下载。。。。。。
2021-05-06 06:08:25 2.91MB C++ EDA 分布估计算法
1
音乐播放器广泛用于生活及各行业,随着科技的发展,FPGA集成度也大大的提高,价格下降。在EDA技术中,软件设计方案落实到硬件系统的环节由专用工具自动完成,这使设计人员得以将更多的精力投入设计优化、性能提高方面。 本设计使用的是Quartus II 9.0,利用VHDL语言设计数控分频电路,通过数控分频可以实现多功能音乐播放器和电子琴,并定制 LPM-ROM来存储音乐数据,以乐曲《隐形的翅膀》,《梁祝》,《一剪梅》,《宫锁心玉》,《我们的纪念》,《把心交出来》,《你的样子》,《大鱼》为例,把音乐数据存储到 LPM-ROM,实现以纯硬件的手段来实现乐曲的播放。当需要播放其他乐曲时,只要修改LPM-ROM所存储的音乐数据,再重新定制 LPM-ROM,连接到KX2C5F开发板(cyclone II ,Pin Count 144)上即可。彩灯控制也是利用VHDL语言设计不同的频率控制相应的灯亮,从而实现不同的花灯型。
1
DE2-115 FPGA开发系统实验指导书 的中文翻译 开发板:DE2-115 FPGA 开发语言:verilog
2021-05-03 11:24:40 13.27MB 系统实验指导书 中文版 DE2-115 FPGA
1
可编程逻辑设计课程设计报告 课程设计题目:https://blog.csdn.net/weixin_50658090/article/details/116330968
2021-05-01 18:01:36 718KB EDA 课程设计 可编程逻辑设计
1