基于C语言代码编写,可将时间日期转换成时间戳,将时间戳转换成日期,压缩文件rar内包含两个函数和一个结构体,一个函数是日期转换时间戳,另一个函数是时间戳转换日期,结构体是包含年月日
2022-12-13 16:33:41 2KB c语言
1
资源包含文件:设计报告word+源码 本项目的主要功能是模拟银行的存取款业务,当用户登录时需判断银行卡号和银行卡密码,当输入的卡号和密码都正确时,登录成功,提示当前登录的账户名,并进入下一步选择操作类型。操作类型包括四种(存款:1 取款:2 余额:3 退出:0),输入数字 1、2 时,将进行存取款操作,此时需要输入存取的金额,并进行正确的金额加减计算;输入数字 3 时,显示当前账户的余额;输入数字 0 时将退出整个系统。 ———————————————— 详细介绍参考:https://blog.csdn.net/newlw/article/details/125517270
2022-12-09 18:10:30 152KB Java 模拟银行 源码 课程设计
摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂,可靠性变差,延迟增加,测量误差变大。通过使用EDA技术对系统功能进行描述,运用VHDL语言,使系统
1
对于学习、工作中用到的基于从进行图形、图像处理的相关函数使用,及实例有很多,很好的学习资源,好好利用哦
2022-12-07 12:17:52 347KB 基于vc语言的图像图形处理
1
介绍了VHDL语言的特点及优势,表明了EDA技术的先进性,采用自上而下的设计思路,运用分模块的设计方法设计了数字时钟系统,并在QuartusⅡ环境下进行编译和仿真,完成了24 h计时和辅助功能设计,证明了方案的可行性,体现出了“硬件设计软件化”的新趋势。
2022-12-07 10:19:35 1.38MB EDA技术 数字时钟 VHDL
1
基于 C语言图像处理开发环境 图形变换、滤波器、锐化 实验的分析报告(一)
2022-12-04 23:11:22 1.4MB 图形图像处理
1
基于 C语言图像处理开发环境灰度扩展、半影调和抖动技术的实验报告
2022-12-04 23:10:23 302KB 图形图像
1
基于VHDL语言与EDA交通灯控制器设计。
2022-12-04 20:35:10 190KB VHDL 交通灯 控制器
1
八位加法器基于VHDL语言书写 八位加法器基于VHDL语言书写
2022-12-04 10:03:03 133KB 八位加法器基于 VHDL语言
1
资源包含文件:课程lunwen+客户端服务端源码 模拟服务器的设计采用了经典的服务器监听设计,服务器在端口,8000 进行监听,当有客户端发送消息时开辟一个新的线程对其内容进行处理并回复。 本项目的界面包括客户端和模拟服务器两大部分,客户端包括登录界面、好友列表界面、聊天窗口和群聊窗口。 软件的一个界面内可能需要完成多个任务、需要监听多个端口,这就要求设计者有一个清晰的思路和鲁棒的通信方式,否则很容易陷入混乱。比如两个客户端在好友列表界面发起聊天,如果直接将二者发起聊天的 socket 连接传入聊天窗口进行通信,会出现通信与监听混乱的问题。所以需要当二者第一次连接后,在新的端口重新进行连接。 详细介绍参考:https://biyezuopin.blog.csdn.net/article/details/125358689
2022-12-02 13:46:45 31.28MB C语言 P2P 聊天系统 聊天软件