Allegro-PCB测试点生成和添加方法

上传者: 20345863 | 上传时间: 2026-02-12 16:39:54 | 文件大小: 317KB | 文件类型: PDF
在使用Allegro PCB设计软件进行电路板设计时,生成和添加测试点是保证电路板制造质量的重要步骤。测试点不仅在PCB制造完成后用于测试电路板性能,而且在制造过程中也会发挥作用,如检查元件引脚间的连接是否出现短路或断路。本文将详细介绍如何在Allegro中生成和添加测试点以及输出测试夹具的步骤。 在进行测试点的生成前,需要设置相关的参数。这些参数包括测试点的添加位置、测试点应放置在哪个层上以及每个网络上应添加多少测试点。测试点的添加位置可以是输入端(Input)、输出端(Output)、任何引脚(AnyPin)、过孔(Via)或任意点(AnyPnt)。测试点可以添加在不同的层上,这在“Layer”设置中可以进行指定。而每个网络上的测试点数量则可以设置为单点(Single)、节点(Node)或全覆盖(Flood)。单点方式意味着每个网络只加一个测试点,节点方式指在网络的每个拐点加测试点,而全覆盖方式则指在网络的每个引脚都加测试点。 在参数设置完成后,下一步是添加测试点。在“Display->Color/Visibility”选项中设置测试点的可见性,然后通过“Manufacture->Testprep->Automatic”进行自动添加测试点。在自动添加测试点的过程中,有几种不同的选项可以采用。比如,可以通过“Allowtestdirectlyonpad”允许直接在焊盘上添加测试点,也可以通过“Allowtestdirectlyontrace”允许直接在走线上添加测试点。后一种方法通常是在网络走线上创建一个测试用的过孔,并在过孔上添加测试点。过孔的类型可以在参数设置中的“PadstackSelection”标签页下的SMTTestpad进行设置。如果需要在离网络连接的引脚周围自动生成过孔以添加测试点,可以使用“Allowpinescapeinsertion”选项。在自动添加测试点时,可以选择“Overwrite”模式先删除已存在的测试点,或者选择“Incremental”模式保留已有测试点。同时,可以在“Viadisplacement”中设置添加的测试用过孔距离引脚的最小/最大距离。 即便自动添加测试点可以完成大部分工作,但有时仍然需要手动添加测试点以确保网络的完整性。在“Manufacture->Testprep->Manual”选项下,可以手动添加测试点,也可以删除、交换测试点或查询测试点属性。 当所有测试点添加完成后,下一步是生成测试点钻孔文件。通过选择“Manufacture->Testprep->CreateNCdrilldata”选项,可以输出测试点钻孔文件,该文件随后会以“bottom_probe.drl”或“top_probe.drl”的形式保存在当前路径下。用户还可以通过“File->FileViewer”来查看文件内容。 最终,为了配合自动化测试设备,需要生成测试夹具。这一过程通过选择“Manufacture->Testprep->CreateFIXTURE”选项进行,并会自动生成“Fixture_Top”和“Fixture_Bottom”两层。 值得一提的是,在添加测试点的过程中,对于表贴元件可能出现一些特殊情况,比如“Padshapeisnull”(焊盘形状为空)或“PadisUnderapin”(焊盘位于引脚下面)。这些情况下,需要通过更改测试点添加层为TOP或Either,或在属性中给元件添加特定的属性来解决。 在2012年3月14日由拟制人Ma.chongWang.peng发布的修订版本V16.5中,以上方法被记录下来,以帮助工程师们在Allegro PCB设计软件中有效地进行测试点的生成和管理,进而提高电路板的质量与可靠性。

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明