利用LabVIEW实现了上升沿触发和下降沿触发的功能 利用LabVIEW实现了上升沿触发和下降沿触发的功能 利用LabVIEW实现了上升沿触发和下降沿触发的功能 利用LabVIEW实现了上升沿触发和下降沿触发的功能
2022-11-25 14:18:50 10KB LabVIEW 上升沿触发 下降沿触发
1
用两种思路实现了异步八进制加法计数器的功能. 第一种思路用观察时序图的方式求出时钟方程, 再根据时钟取值修改状态表, 之后再求出状态激励方程(D触发器). 第二种思路师从课本, 虽然最终能实现功能, 但求解的时钟方程显然没有很强的说服力. 建议读者采用第一种方式进行分析与设计.
2021-12-13 15:31:57 37KB 数字电路
1
本电路实现了异步十进制加法计数器的功能. 该设计思路用观察时序图的方式求出时钟方程, 再根据时钟取值修改状态表, 之后再求出状态激励方程(D触发器).
2021-11-03 09:18:13 15KB 数字电路
1
本电路实现了异步十二进制加法计数器的功能. 该设计思路用观察时序图的方式求出时钟方程, 再根据时钟取值修改状态表, 之后再求出状态激励方程(D触发器).
2021-10-28 10:57:46 29KB 数字电路
1
修改了以前网络上错误的vhdl代码,带有异步置位复位端的上升沿触发的JK触发器并附带仿真波形图
2021-10-09 19:02:47 159KB 异步置位 JK触发器 波形图
1
用两种思路实现了异步十六进制加法计数器的功能. 两种思路都采用看时序图法完成了电路的设计, 不同之处在于对于时钟方程的选择不同. 建议读者以对比的眼光分析这里的两种设计思路.
2021-04-29 20:56:42 53KB 数字电路
1
通过外部PB11口进行捕获上升沿来触发ADC捕获,欢迎大家下载
2019-12-21 22:19:42 992KB stm32f103 adc 外部触发
1
带有异步置位复位端的上升沿触发的JK触发器
2019-12-21 21:11:36 17KB VHDL 异步 置位
1